CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - 时序控制

搜索资源列表

  1. FPGA_ADDA

    0下载:
  2. 基于 Cyclone EP1C6240C8的ADS2807,DAC2902 测试程序。主要用来使用FPGA控制ADC采集和DAC的输出,从而达到高频率信号处理的功能。首先从ADC2807采集数据,然后送给DAC2902输出。 采用FPGA口线模拟ADC2807和DAC2902的时序来实现。 提供ADC采样频率控制、DAC输出频率控制、输出波形控制、ADC通道转换、DAC通道转换等功能。-Based on Cyclone EP1C6240C8 of the ADS2807, DAC2902
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-09
    • 文件大小:2019752
    • 提供者:icemoon1987
  1. FPGA_DDS

    2下载:
  2. 基于Cyclone EP1C6240C8 的AD9854 DDS的接口程序,使用FPGA来控制DDS信号的产生,从而达到高频信号产生的目的。 通过FPGA口线模拟AD9854的控制时序。 提供DDS信号波形变换、DDS频率调整、DDS内部比较器使用等功能。-Cyclone EP1C6240C8 of the AD9854 DDS-based interface program, use the FPGA to control the DDS signal generation, so a
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2015-01-18
    • 文件大小:1826536
    • 提供者:icemoon1987
  1. elevator

    0下载:
  2. 设计任务和基本要求: (1)系统控制的电梯往返于1-9层楼。 (2)乘客要去的楼层数可手动输入并显示(设为A数)。 (3)电梯运行的楼层数可自动显示(设为B数)。 (4)当A>B时,系统能输出使三相电机正转的时序信号,使电梯上升; 当A<B时,系统能输出使三相电机反转的时序信号,使电梯下降; 当A=B时,系统能输出使三相电机停机的信号,使电梯停止运行并开门; (5)梯是上升还是下降各层电梯门外应有指示,各层电梯门外应有使电梯上升或下降到乘客所在楼层的控制开
  3. 所属分类:Other systems

    • 发布日期:2017-04-06
    • 文件大小:11246
    • 提供者:chengwei
  1. VGA_v

    1下载:
  2. 基于 FPGA 的VGA显示控制器设计(采用Verilog 语言) 控制VGA显示模块 VGA_HS,VGA_VS1,VGA_BLANK时序的发生器。包括测试程序 采用ALTERA Cyclone II系列芯片EP2C8Q208C8N芯片测试成功。-module VGA(CLK_50,RST_N,VGA_HS,VGA_VS1,VGA_BLANK, VGA_CLK,VGA_SYNC,VGA_R,VGA_G,VGA_B) input
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-02
    • 文件大小:520333
    • 提供者:林锦鸿
  1. FPGA_VGA_displaydoctum

    0下载:
  2. 使用 FPGA 控制 VGA 显示 相关知识介绍:包括 显示器术语 显示卡术语 VGA 时序设计 色彩原理 显示 源代码 相关测试图片-The use of FPGA control VGA display relevant knowledge, Introduction: terminology, including display graphics card design color theory terminology VGA timing related t
  3. 所属分类:Picture Viewer

    • 发布日期:2017-03-26
    • 文件大小:52866
    • 提供者:林锦鸿
  1. I2C

    0下载:
  2. 基于IIc总线协议,通过单片机控制,模拟IIc时序,替代硬件,具有很好的效果。具有掉电记忆功能,。-IIc-based bus protocol, through the SCM control, analog IIc timing, replace the hardware, with good results. With a power-down memory function,.
  3. 所属分类:SCM

    • 发布日期:2017-04-04
    • 文件大小:64666
    • 提供者:赵永
  1. SPI-

    0下载:
  2. 模拟spi驱动flash SO:串行数据输出脚,在一个读操作的过程中,数据从SO脚移位输出。在时钟的下降沿时数据改变。 SI: 串行数据输入脚,所有的操作码、字节地址和数据从SI脚写入,在时钟的上升沿时数据被锁定。 SCK:串行时钟,控制总线上数据输入和输出的时序。 /CS :芯片使能信号,当其为高电平时,芯片不被选择,SO脚为高阻态,除非一个内部的写操作正在进行,否则芯片处于待机模式 当引脚为低电平时,芯片处于活动模式,在上电后,在任何操作之前需要CS引脚的一个从高
  3. 所属分类:Document

    • 发布日期:2017-03-28
    • 文件大小:21384
    • 提供者:小文
  1. DesignofFloatingPointCalculatorBasedonFPGA

    0下载:
  2. 给出系统的整体框架设计和各模块的实现,包括芯片的选择、各模块之间的时序以及控制、每个运算模块详细的工作原理和算法设计流程;通过VHDL语言编程来实现浮点数的加减、乘除和开方等基本运算功能;在Xilinx ISE环境下,对系统的主要模块进行开发设计及功能仿真,验证 了基于FPGA的浮点运算。 -The overall framework of system design and realization of each module which contain selection of ch
  3. 所属分类:Project Design

    • 发布日期:2017-05-13
    • 文件大小:3488790
    • 提供者:mabeibei
  1. VGA

    0下载:
  2. 用VERILOG语言编写的VGA时序控制程序,可实现对液晶显示器的控制-VGADRIVER
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-06
    • 文件大小:1440
    • 提供者:sexian
  1. 1602

    0下载:
  2. 本程序有51系列单片机控制显示1602液晶显示,时序是自己写的,另外显示字符时带有坐标输入函数,方便使用者确定显示字符的位置后输入坐标然后显示相关字符。-The program has 51 Microcontroller LCD Display 1602, timing is write, and the other display character input function with the coordinates, to facilitate users to determine t
  3. 所属分类:SCM

    • 发布日期:2017-04-08
    • 文件大小:543
    • 提供者:总之
  1. exp05

    0下载:
  2. 1. 掌握中断技术,学会对外部中断的处理方法; 2. 掌握中断对程序流程的控制,理解DSP对中断的响应时序。-1. Master interrupt technique, learn to external interrupt handling 2. Master interrupt the program flow control, understanding of DSP on the interrupt response timing.
  3. 所属分类:SCM

    • 发布日期:2017-04-16
    • 文件大小:42283
    • 提供者:
  1. AVR-ATMEGA8-TSOP1738

    0下载:
  2. 单片机采用了当前比较流行的一款AVR 芯片ATMEGA8, 红外摇控器发出的信号被TSOP1738 解调后,传送到单片机I/O 口,单片机按一定时序进行 解码并得到按键代码,根据不同的按键代码控制继电器K1 和K2,实现连接在继电器相应 输出口的电器电源的开通与关断功能。D1 和D2 用于同步指示K1 和K2 的开关状态,Q1 和Q2 分别用于驱动继电器K1 和K2。R4 和C3 构成TSOP1738 供电引脚上的滤波电路,起 到了抗干扰作用。 电-SCM uses a
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-03-26
    • 文件大小:109582
    • 提供者:小老鼠
  1. 20080108103305384

    0下载:
  2. 本系统是采用EDA技术设计的一个简易的八音符电子琴和音乐发生器,该系统基于计算机中时钟分频器的原理,采用自顶向下的设计方法来实现,它可以通过按键输入来控制音响。系统由乐曲自动演奏模块、乐器演示模块琴/乐功能选择模块、音调发生模块和数控分频模块五个部分组成。系统实现是用硬件描述语言VHDL按模块化方式进行设计,然后进行编程、时序仿真、整合。本系统功能比较齐全,有一定的使用价值.-The system is designed using EDA technology with a simple ei
  3. 所属分类:Compiler program

    • 发布日期:2017-04-02
    • 文件大小:50368
    • 提供者:123
  1. 100Myitaiwangkongzhixinpiandeyingyong

    0下载:
  2. 静态时序分析100以太网控制芯片的应用,对用以太网的朋友很有帮助。-Static timing analysis of 100 Ethernet control chip, a friend of the use of Ethernet helpful.
  3. 所属分类:SCM

    • 发布日期:2017-04-16
    • 文件大小:97861
    • 提供者:柳莺
  1. Mzl02_SPI--12864--S6B0724

    0下载:
  2. S6B0724是三星公司推出的一颗支持并行和串行的LCD控制芯片,并行读写支持6800/8080时序,是一款比较通用的12864点阵液晶驱动IC。 以下的范例是基于一款12864的图形点阵LCD(MzL02-12864)编写的,先介绍并行的操作方式的驱动: -S6B0724 is Samsung launched a support parallel and serial LCD controller chip, parallel read and write support fo
  3. 所属分类:SCM

    • 发布日期:2017-03-24
    • 文件大小:172938
    • 提供者:小南
  1. adc

    0下载:
  2. 控制AD转换芯片工作的时序原代码,具有很好的借鉴性-AD converter control chip timing of the original code to work with a good reference of
  3. 所属分类:Other windows programs

    • 发布日期:2017-04-13
    • 文件大小:1572
    • 提供者:蔡恒
  1. 24L01SPI

    0下载:
  2. 通过51单片机控制无线收发芯片NRF24L01实现数据收发,单片机模拟SPI时序-51 Controlled by wireless transceiver chip NRF24L01 for data transceiver, microcontroller SPI timing simulation
  3. 所属分类:SCM

    • 发布日期:2017-04-06
    • 文件大小:3912
    • 提供者:张长
  1. congxianchaoshengshujucaiji

    0下载:
  2. 在研究超声检测技术以及高频信号采集和处理技术发展趋势和PCI总线的特点基 础上,提出了一种基于PCI总线的超声数据采集卡的实现方案。在硬件方面,系统由模 数转换模块、数据缓冲模块、接口模块和逻辑控制模块等四个功能模块构成,着重研究 了接口芯片PCI9052的数据传输方式,采用原理图+VHDL的方法设计了板卡的内部控 制逻辑和数据缓冲模块,并进行了相关的时序仿真和逻辑验证。-Ultrasonic testing in research and high-frequency sign
  3. 所属分类:File Formats

    • 发布日期:2017-05-18
    • 文件大小:4976228
    • 提供者:姚木
  1. ds18b20

    0下载:
  2. 此程序适用于PIC类单片机对DS18B20温度传感器的控制与通讯。内含I2C通讯模块 18b20控制时序-This procedure applies to the PIC Microcontroller DS18B20 type temperature sensor control and communications. I2C communication module 18b20 contains timing control
  3. 所属分类:SCM

    • 发布日期:2017-04-14
    • 文件大小:3439
    • 提供者:网络蚂蚁
  1. 040402~~

    0下载:
  2. 虽然与SRAM相比,SDRAM需要额外的控制逻辑,有更复杂的时序要求,需要定时刷新,但是由于SDRAM具有单位空间存储容量大和价钱便宜的优点,因而被许多的嵌入式开发者所青睐。为此,针对这种情况,必须设计SDRAM控制器。为了降低系统成本,本课题采用FPGA技术,并使用VHDL语言研究了FPGA与SDRAM的存储器接口实现问题。-Abstract In order to expand the SDRAM’S storage capacity of the TS一101 processor,a me
  3. 所属分类:Project Design

    • 发布日期:2017-04-02
    • 文件大小:254932
    • 提供者:zhangying
« 1 2 ... 7 8 9 10 11 1213 14 15 16 17 ... 20 »
搜珍网 www.dssz.com