搜索资源列表
AD_0809
- 基于EDA技术的模拟量数字化接口技术的VHDL程序设计-EDA technology based on analog technology, digital VHDL Programming Interface
FeedBack_FSK_M30
- 基于EDA技术的专用调制解调的VHDL语言设计-EDA technology based on specific design of modulation and demodulation of the VHDL language
keyboard_QuDou
- 基于EDA技术的键盘控制系统设计的VHDL程序-Keyboard based on EDA technology VHDL process control system design
mooreb
- EDA实验状态机经典程序及图形仿真文件和实验报告,对实验参考绝对有益处-classical procedures and graphical simulation and experimental paper that reports on the experiment are likely to benefit from the absolute reference.
traffic_gry
- 交通灯,eda程序下完成的,老师期末实训的课程要求。-Traffic lights, eda procedures completed, the teacher requirements of the end of training courses.
H.264decodeVerilog
- 基于FPGA的EDA设计技术,用Verilog硬件设计语言解压缩H.264格式的视频压缩文件。-FPGA-based EDA design, using Verilog hardware design language decompress H.264 video compression format file.
6910
- 通信原理课程设计 关于hdb3的eda实现运用vhdl语言写的-Communication theory of curriculum design on hdb3 vhdl eda use of language to write to achieve
Digital-Responder
- 数字抢答器① 用EDA实训仪的I/O设备和PLD芯片实现智能电子抢答器的计。 ② 智能电子抢答器可容纳4组参赛者抢答,每组设一个抢答钮。 ③ 电路具有第一抢答信号的鉴别和锁存功能。在主持人将复位按钮按下后开始抢答,并用EDA实训仪上的八段数码管显示抢答者的序号,同时扬声器发出“嘟嘟”的响声,并维持3秒钟,此时电路自锁,不再接受其他选手的抢答信号。 ④ 设计一个计分电路,每组在开始时设置为100分,抢答后由主持人计分,答对一次加10分,答错一次减10分。 ⑤ 设计一个犯规电路,对提
Calendar
- ① 用EDA实训仪的I/O设备和PLD芯片实现数字日历的设计。 ② 数字日历能够显示年、月、日、时、分和秒。 ③ 用EDA实训仪上的8只八段数码管分两屏分别显示年、月、日和时、分、秒,即在一定时间段内显示年、月、日(如20080101),然后在另一时间段内显示时、分、秒(如00123625),两个时间段能自动倒换。 ④ 数字日历具有复位和校准年、月、日、时、分、秒的按钮,但校年和校时同用一个按钮,即在显示年、月、日时用此按钮校年,在显示时、分、秒时则用此按钮校时,依此类推。-① T
QDPSK
- qdpsk编码 以EDA进行编码,先进行串并转换 再转换编码-qdpsk encoding EDA encoded string and convert another first for transcoding
VHDL
- EDA技术以EDA软件工具为开发环境,以可编程逻辑器件为实验载体,实现源代码编程和仿真功能。VHDL作为一种标准化的硬件描述语言用于描述数字系统的结构、行为、功能和接口。本设计提出了一种基于VHDL语言的编码器和译码器的实现方法。编码器与译码器是计算机电路中基本的器件,本课程设计采用EDA技术设计编码和译码器。编码器由8线-3线优先编码器作为实例代表,译码器则包含3线-8线译码器和2线-4线译码器两个实例模块组成。课程设计采用硬件描述语言VHDL把电路按模块化方式进行设计,然后进行编程、时序仿
qiangdaqi
- 多路抢答器 VHDL语言设计 抢答器是各类竞赛常用的仪器设备之一,它能快速、准确地判决并显示出第一抢答者。本文作者采用MAXPLUSII 软件和MAX7000S芯片,提出了一种四路抢答器的设计方案。该方案具有判断准确、硬件电路简单、容易实现等优点。 关键字:抢答器 竞争 RS触发器 EDA -Multiple Responder Responder VHDL language design competition of various kinds of equipment used, i
yibanjiafaqidesheji-EDA
- 基于FPGA的快速加法器的设计与实现,在VHDL环境中波形图显示出结果,可以用二进制,十进制,十六进制表示 -FPGA-based fast adder design and implementation in VHDL environment, the results in the waveform display, you can use binary, decimal, hexadecimal
baweianjiansaomiaodianlu-EDA
- 将成功的程序加载到相应的试验箱上面后,你按0--15中的任何数,在数码管上就显示出相应的数字 -The success of the program loaded into the appropriate chamber above, you press the 0- 15 in any number of the digital display on the corresponding figures
EDAkeshe--huanhuan
- 该文件里包含有EDA课程设计波形发生器的设计,可以实现波形发生,对信号的幅度和频率都可调-This file contains the EDA curriculum design waveform generator is designed to achieve waveform of the signal' s amplitude and frequency are adjustable
mimasuo
- 基于CPLD的EDA六位双密码锁设计,解决密码锁问题-CPLD-based design EDA six pairs of locks
dfas
- EDA实验源代码 正弦信号发生器,自带仿真,源代码,下载可运行-EDA test sinusoidal signal generator source code, comes with simulation, source code, download to run
skfp
- EDA 16位数控分频,比较好地演示数控分频-EDA 16 位 digital divide, the better to demonstrate numerical frequency
JTD
- 交通灯eda课程设计(quartues 11)-Traffic lights eda curriculum design (quartues 11)
EDA-design-traffic-light
- 在quartus2的基础上,使用VHDL语言编写简易交通灯,描述十字路口的交通灯情况,分为主次通道,次通道没车,主干道一直绿灯,次干道有车,按正常灯亮。-In quartus2, based on the use of VHDL language simple traffic lights, traffic lights crossroads described, divided into primary and secondary channel, the second channel had