搜索资源列表
hello_world_0
- 此源码是用altera公司的nios II IDE开发的,基于DE2核心板的SD卡播放wav格式音频文件的程序
ADDAButtonLED
- 此源码是利用altera公司的nios II IDE开发的源码,功能是在开发板上实现键盘控制的AD/DA发送接受正弦波、4×4小键盘按键通过串口显示、定时器控制led灯循环点亮的功能。
Nios_Timer_DS1337
- 利用带有I2C总线接口的日历时钟芯片DS1337,在NIOS II嵌入式系统平台上实现一个实时时钟,并可在显示器上显示出预置的时分秒。硬件平台为Altera的Cyclone II版Nios II开发环境
NIOS_new
- 基于Altera Cyclone系列FPGA的NIOS II开发板原理图,OrCAD格式
altera_avalon_lcd_controller
- Altera的基于NIOS II的LCD控制器源代码
sopc_nios
- Altera公司推出的NIOS II处理器,非常有用,教程是初步教程
4_in_1
- 骏龙提供的最新quartus8.0的license,包括Quartus II 8.0,NIOS II 8.0(在Quartus II的license里面),DSP Builde 8.0,ModelSim-Altera 6.1g (Quartus II 8.0),新Quartus II的license支持远程桌面访问的功能。
Altera
- 利用Nios Ⅱ软核处理器,以Altera公司的UP3开发板为硬件平台,以Quartus II、Quartus ID为软件开发平台,设计一个电子钟,实现下列系统功能: (1)在液晶屏上显示时间、日期、状态提示; (2)利用4个按键对时间(时分秒)、日期(年月日)进行设置; (3)利用一个LED灯指示当前设置状态;
61EDA_C1202
- Altera大学计划程序包,基于Nios II的源代码
dma
- DMA调试经验,NIOS II环境下,适用altera公司芯片
altera_avalon_spi
- Altera NIOS II SPI 驱动-Altera NIOS II uart DRIVER
CLOCK
- 文通过ALTERA公司的quartus II软件,用Verilog HDL语言完成多功能数字钟的设计。主要完成的功能为:计时功能,24小时制计时显示;通过七段数码管动态显示时间;校时设置功能,可分别设置时、分、秒;跑表的启动、停止 、保持显示和清除。-Through the ALTERA company quartus II software, using Verilog HDL language to complete the design of multi-function digital
Altera_Nios_II_Soft_Processor
- Introduction to the Altera Nios II Soft Processor
tut_debug_software_verilogDE2
- This tutorial presents some basic concepts that can be helpful in debugging of application programs written in the Nios II assembly language, which run on Altera’s DE2 boards.
tut_nios2_introduction
- This tutorial presents an introduction to Altera’s Nios R II processor, which is a soft processor that can be in- stantiated on an Altera FPGA device. It describes the basic architecture of Nios II and its instruction set. The NiosII processor a
LCD-Drive-and-control-based-on-NIOSII
- 本文介绍了一种基于NIOS II软核处理器实现对LCD-LQ057Q3DC02控制的新方法。在设计中利用FPGA的Altera的SOPC Builder定制NIOS II软核处理器及其与显示功能相关的“软” 硬件模块来协同实现显示控制的软硬件设计。利用SOPC技术,将NIOS II CPU和LCD控制器放在同一片FPGA中,解决了通常情况下必须使用LCD 控制专用芯片才能解决LCD显示的问题。-This article describes an approach based on NIOS II
AlteraArticleContestPapers
- 本源码为Altera中国大学生电子设计文章竞赛的历届获奖论文汇编,内容主题涵盖如下4个方面: PLD在通讯、消费类、计算机和工业控制方面的应用 Altera器件、Quartus® II 软件的设计和优化技术 Altera FPGA在数字信号处理中的应用 Nios® II 软处理器在各领域的应用 获奖作品均是是参赛者独立设计的未曾公开发表过的原创性作品,在作品原创性和特色性 、实用性(结合当前的热点应用) 和作品
tt_nios_hardware_tutorial
- Altera NIOS II Hardware Tutorial
Avalon_uSequencer
- 用于控制Altera Avalon总线设备的一个微型的状态机,可以运行类似汇编语言的scr ipt,比Nios II CPU占用的资源少许多,可以生成明文的源代码-A tiny state machine used to control Altera Avalon bus devices. It can run scr ipt language similar to the assembly , occupied much less cells than the Nios II CPU res