CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - PLL design

搜索资源列表

  1. 二阶锁相环设计中环路参数的选择

    1下载:
  2. 用于载波恢复的锁相环参数设计 很有用的哦,希望下载看看,对你有帮助的-for carrier recovery PLL parameters useful in the design Oh, look at the download, you have to help
  3. 所属分类:通讯编程

    • 发布日期:2008-10-13
    • 文件大小:188371
    • 提供者:刘三
  1. HT1621Control

    0下载:
  2. 本源程序使用C51控制的PLL(SANYO LC72131)收音,可以通过HT1621驱动LCD显示,有完整的按键控制程序模块,能通过KEY进行各种功能操作,整个程序采用模块化设计,移植方便,可以初学者参考使用.(之前的那个也是我上载的,怎么就没开通?)-C51 use the source control PLL (SANYO LC72131) radio, Driving through HT1621 LCD Display, a complete module button control
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2008-10-13
    • 文件大小:676364
    • 提供者:李先生
  1. grew

    0下载:
  2. 为了测量 DVD的Jitter ,需要知道刻录时钟。针对 DVD 特殊的数据格式 NRZI,提出一个专用的时钟恢复系 统 ,用于从读出的 RF信号中恢复写时钟。这个系统采用基于锁相环的双环结构。介绍系统结构、各个模块的构成原理、数 学模型 ,并结合 Simulink 给出仿真结果。理论和实验证明 ,该系统既可作为测量 DVD Jitter 的硬件电路设计的参考 ,也可作 为软件设计的工具。-DVD to the Jitter measurement, the burning need
  3. 所属分类:其它

    • 发布日期:2008-10-13
    • 文件大小:405956
    • 提供者:熊静
  1. MC145159PLL

    0下载:
  2. 基于MC145159的PLL频率合成器设计与实现 介绍了锁相环路频率合成器的基本原理,分析了集成锁相环芯片M C 145159的工作特性,给出了集成锁相环芯片M C 145159的一个应用实例,为高频频率合成器的设计提供了一个较好的思路.测试结果证明了设计的合理性与实用性,系统频率稳定度优于10-7.-MC145159 PLL frequency synthesizer design and realization of PLL frequency synthesizer the basic
  3. 所属分类:软件工程

    • 发布日期:2014-01-15
    • 文件大小:192323
    • 提供者:liming
  1. pll_charge_pump

    0下载:
  2. charge pump for PLL at analog IC design
  3. 所属分类:通讯/手机编程

    • 发布日期:2014-01-17
    • 文件大小:1060225
    • 提供者:liyonggang
  1. simulink_labs

    0下载:
  2. This project allows you to learn communication systems in greater depth. It contains the Simulink files (*.mdl) which are block design files of various communication systems such as AM, DSB-SC, FM, PLL, Data Acquisition, Digital Data Transmission, PC
  3. 所属分类:编译器/词法分析

    • 发布日期:2008-10-13
    • 文件大小:2469104
    • 提供者:haibak
  1. 发射部分采用锁相环式频率合成器技术

    0下载:
  2. 发射部分采用锁相环式频率合成器技术, MC145152和MC12022芯片组成锁相环,将载波频率精确锁定在35MHz,输出载波的稳定度达到4×10-5,准确度达到3×10-5,由变容二极管V149和集成压控振荡器芯片MC1648实现对载波的调频调制;末级功放选用三极管2SC1970,使其工作在丙类放大状态,提高了放大器的效率,输出功率达到设计要求。,Part of the launch phase-locked loop frequency synthesizer using technolog
  3. 所属分类:其他小程序

    • 发布日期:2017-03-27
    • 文件大小:2026
    • 提供者:李伟
  1. Performance_Comparisons_betwee

    0下载:
  2. FLL、PLL、DLL的设计与比较,在扩频通信系统中这三种环路就是关键。,FLL, PLL, DLL design and comparison, in the spread spectrum communication system in these three loops is the key.
  3. 所属分类:Communication

    • 发布日期:2017-04-03
    • 文件大小:108539
    • 提供者:xinmuwang
  1. phase_test

    0下载:
  2. 基于verilog的鉴相器设计,鉴相器是锁相环的一部分,功能是检测两个时钟是否同步-The phase detector based on verilog design, PLL phase detector is part of function is to test whether the two clock synchronization
  3. 所属分类:Document

    • 发布日期:2017-03-29
    • 文件大小:640
    • 提供者:林锋
  1. frequencySynthesis

    0下载:
  2. 频率合成器环路滤波器的设计,介绍由集成锁相芯片PE3236 和集成锁相芯片ADF4107 组成的单环锁相环常用的环路滤波器。-Frequency synthesizer loop filter design, introduced by the integrated phase-locked-chip phase-locked PE3236 and an integrated single-chip component Central ADF4107 PLL loop filter common
  3. 所属分类:Communication-Mobile

    • 发布日期:2017-04-23
    • 文件大小:224658
    • 提供者:吴华明
  1. DDR_interface

    2下载:
  2. 高速DDR存储器数据接口设计实例. 1. 将文件拷入硬盘 2. 产生DQS模块 3. 产生DQ模块 4. 产生PLL模块 5. 拷贝以上步骤生成的文件到子目录【Project】中 6. 打开子目录【Project】中的DataPath.qpf工程,设计顶层模块 7. 编译并查看编译结果 -High-speed DDR memory interface design data. 1. Copyed into the document hard disk 2. DQS
  3. 所属分类:Communication-Mobile

    • 发布日期:2017-04-08
    • 文件大小:29152
    • 提供者:田文军
  1. simulink_labs

    0下载:
  2. 包括了对不同通信系统的simulink仿真,如AM, DSB-SC, FM, PLL, Data Acquistion, Digital Data Transmission, PCM and Delta Modulation。通过这些可以帮助用户对通信仿真有更深的理解。-This project allows you to learn the communication systems in greater depth by giving you the reins to play wit
  3. 所属分类:matlab

    • 发布日期:2015-10-28
    • 文件大小:2022367
    • 提供者:yinwenyi
  1. MC145159ofPLLDesign

    0下载:
  2. MC145159的PLL频率合成器设计与实现-MC145159 of PLL Frequency Synthesizer Design and Implementation
  3. 所属分类:Project Manage

    • 发布日期:2017-04-16
    • 文件大小:192333
    • 提供者:两鬓
  1. fast_pll

    0下载:
  2. fpga的pll锁相设计,altera器件EP1s25的选用、设计-phase-locked pll of fpga design, altera devices EP1s25 selection, design
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:2659
    • 提供者:dengxining
  1. pfl_d

    0下载:
  2. fpga的pll锁相设计,altera器件EP1s25的选用、设计-phase-locked pll of fpga design, altera devices EP1s25 selection, design
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-03
    • 文件大小:2563
    • 提供者:dengxining
  1. 2009S3C2410init.S

    0下载:
  2. 2410Init.s包括了板子上电后的初始话,具体有几个步骤: 讲述S3C2410启动程序设计 1. 屏蔽所有中断,关看门狗。 2. 根据工作频率设置PLL寄存器 3. 初始化存储控制相关寄存器 4. 初始化各模式下的栈指针 5. 设置缺省中断处理函数 6. 将数据段拷贝到RAM中,将零初始化数据段清零 7. 跳转到C语言Main入口函数中-2410Init.s including the board after t
  3. 所属分类:assembly language

    • 发布日期:2017-04-06
    • 文件大小:5605
    • 提供者:晴空
  1. ADPLLdesign

    1下载:
  2. 全数字锁相原理和设计方法, 用于锁相放大器的设计中, 提供很好的数学模式和基本算法-All-digital PLL theory and design methods for the design of lock-in amplifier to provide a good mathematical model and basic algorithms
  3. 所属分类:software engineering

    • 发布日期:2017-04-05
    • 文件大小:88529
    • 提供者:Jim Lai
  1. PLL

    0下载:
  2. 本次的设计主要任务是学会调用锁相环 IP 核,并对其进行仿真, 具体要求如下:(1)熟练掌握调用锁相环 IP 核的详细步骤。将 50M 的时钟分成 20MHz 和 100MHz 两个时钟(2)对锁相环进行仿真,验证 调用的锁相环的正确性。(The main task of this design is to learn to call the phase-locked loop IP core.)
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2018-05-04
    • 文件大小:218112
    • 提供者:小猪仔521
  1. TwoOderPll

    1下载:
  2. 1、资料包含二阶环路设计简要说明,Matlab程序,Matlab程序模拟FPGA工作方式,对各变量进行了量化处理 2、资料包含使用Vivado2015.4.2版本的工程文件,可直接运行查看仿真结果 3、参考资料为杜勇老师的《锁相环技术原理及其FPGA实现》(1. The data include a brief descr iption of the second-order loop design. The MATLAB program and the MATLAB program sim
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2020-12-05
    • 文件大小:32550912
    • 提供者:三百钱
  1. PLL

    1下载:
  2. 测量三相交流电源的线电压,使用PLL跟踪其相位或者频率,对于锁相环的设计和学习,有一定的参考价值。(Measuring the line voltage of three-phase AC power supply and tracking its phase or frequency with PLL are of certain reference value for the design and learning of PLL.)
  3. 所属分类:matlab例程

    • 发布日期:2021-04-08
    • 文件大小:12288
    • 提供者:zgritry
« 1 2 3 4 5 67 8 »
搜珍网 www.dssz.com