搜索资源列表
DDS
- 实用信号源的设计和制作,该实验指导将对直接数字合成(DDS)的方法加以介绍-Practical design and production of the signal source, the experimental guidance will direct digital synthesis (DDS) method to be introduced
DDS-FENPIN
- DDS实现任意小数分频,2.4.6,8和小数分频-DDS to achieve any fractional frequency 2.4.6,8 and fractional-N
DDS-FPGA
- 基于FPGA的DDS资料!个人搜集的 可直接编译-FPGA-based DDS information!
dds
- 利用dds产生方波,三角板,正弦波的程序(单片机应用)-Use dds produce square, set square, sine wave of the program (SCM application)
DDS
- 这是一个用单片机驱动DDS信号发生器的程序-This is a DDS signal generator with a single chip driver program
DDS-FM-FPGA
- DDS介绍,FM信号发生器的设计!基于DDS技术的FM信号发生器的设计及其FPGA实现-DDS introduced, FM Signal Generator! FM signal based on DDS technology and FPGA Implementation Generator
dds
- DDS实验 matlab 与quartus 的完美结合-DDS experimental combination of matlab and quartus
DDS
- 基于fpga技术,采用DDS原理产生3MHZ的正弦波。 -Produced with the DDS sine wave 3MHZ.
DDS
- DDS 可以输出方波信号 步进为1的方波信号发生器-DDS
DDS
- 简易的直接式数字频率计(DDS) 32位加法器,32位寄存器,sin_rom表-Simple direct digital frequency meter (DDS) 32-bit adder, 32-bit registers, sin_rom Table
DDS
- 基于DDS的信号发生器的设计,采用LCD进行显示。-Based on the design of DDS signal generator, with LCD display.
dds
- 基于FPGA的DDS波形信号发生器,功能强大,代码规范,值得学习-FPGA-based DDS waveform signal generator, powerful, code specifications, it is worth learning
dds
- 本设计使用8051单片机ip核,并用VHDL语言设计DDS的各功能模块,利用顶层设计的思想组合成DDS(直接数字频率综合)函数信号发生器,并与单片机ip核的I/O口相连。编译完下载到可编程逻辑器件中(FPGA),实现相应的功能。该设计中使用的是LCD2004液晶显示。-dds
dds
- MSP430控制FPGA实现DDS的程序!-FPGA realization of DDS MSP430 control procedures!
DDS
- 在FPGA中实现频率源的设计,使用硬件描述语言加以实现。-design DDS with verilog language
dds
- 用Verilog语言实现基于dds技术的余弦信号发生器,其输出位宽为16比特-Dds with the Verilog language technology based on the cosine signal generator, the output bit width is 16 bits
DDS
- 基于直接频率合成技术(DDS)的正弦波波形发生器-DDS sin signal
DDS
- 本代码在fpga中实现了dds,程序有三个按键:一个控制产生的波形(正弦波或方波),另两个控制频率增加或降低。程序附有注释,并在signaltap中仿真成功。-The code is implemented in fpga a dds, program has three buttons: a control generated waveform (sine or square wave), the other two control the frequency increase or decr
dds
- 在quartus下的DDS设计,Verilog语言,可以产生正弦波、三角波、方波等,频率可调。-Under the DDS in quartus design, Verilog language, you can produce sine wave, triangle wave, square wave, frequency adjustable.
FPGA(DDS)
- 采用FPGA来实现DDS,发出任意频率的三角波,方波或正弦波-Use FPGA to implement DDS, given any frequency triangle wave, square wave or sine wave