搜索资源列表
PDCWanNew051203
- vc开发的PCI总线加密卡 PCI开发卡主要由PCI9054、93C56、16M晶振和相应的跳线、控制地址数据线等部分组成。PCI9054是PLX公司的PCI主模式桥芯片,具体芯片的说明请见Data Book;93C56是EERPOM,用于向PCI9054的初始化设置信息;16M晶振向9054提供总线时钟和CPLD7128S提供时钟;跳线用于PCI9054的设置,控制地址数据线将PCI9054的Local Bus信号线引出来,用于实验板用。-vc development of the PCI
PCIdriver
- 几个利用c编写的pci局部总线的驱动程序示例-c pci prepared by the local bus driver Example
fpgapcicom
- PCI是一种高性能的局部总线规范,可实现各种功能标准的PCI总线卡。本文简要介绍了PCI总线的特点、信号与命令,提出了一种利用高速FPGA实现PCI总线接口的设计方案。 -PCI is a high-performance local bus standard, achievable standards for the various functions of PCI cards. This paper describes the features of the PCI bus, the s
yxw_bob_PCI_demo
- The Lite Evaluation/Demonstration Kit is intended to illustrate use of the AN3042. The AN3042 is compliant to the PCI 2.1 Local Bus specification. Included in the kit is a PCI add-in card, Windows drivers, demonstration applications, and doc
pcirw
- quartusII环境下实现FPGA与PCI9054通信。根据PCI9054规范控制lhold、lholda、ads、blast、lbe、lwr等握手信号的时序,可完成上位机通过PCI总线读写FPGA本地地址空间的功能- Communication between FPGA and PCI9054 in QuartusII IDE.Implementation for the timing of handshake signals such as lhold, lholda, ads,bla
istars_PCI
- PCI 总线规范是由 INTEL公司为首的一个 PCI 特别兴趣小组(PCI SIG)制定并维护的 一种 32/64 位局部总线, 可进行 32 位寻址, 也可以进行突发传送。 其最高传输能力为 132MB/S (32 位时)-PCI bus specification by INTEL Corporation, headed by a PCI Special Interest Group (PCI SIG) to develop and maintain a 32/64 bit loc
pcix20
- PCI-X Addendum to PCI Local Bus specification, 2.0
PCI9054
- 特性 • 符合PCI 2.2版本规范,32位,33MHz总线 • 普通主总线接口,包含两个(可编程的主从数据传输模式和PCI消息功能的)DMA引擎 • 支持PCI v2.2 重要产品数据 (VPD) 配置 • 支持 PCI双地址周期 (DAC) • PCI Hot Plug and CompactPCI Hot Swap compliant • I2O™ v1.5-Ready Messaging Uni
PCI22
- PCI Local Bus Specification Revision 2.2 By PCI Special Interest Group
PCI_T32
- PCI-32转local bus-PCI-32 switch to local bus!!!!!!!!!!!!!!!!!!!!!!!
20104169105873879
- 主要功能:pci9054芯片本地总线控制示例程序,可用于pci驱动和应用程序的测试。每隔一段时间产生一次中断,产生1,2,3等递增数据,配合pci9054驱动和应用程序完成数据传输 2.说明:文件夹内是Quartus 9.0的工程文件,使用Verilog语言,使用器件是Cyclone2,应用于其他FPGA时,直接调整管脚即可。-Main features: pci9054 local bus control chip sample program can be used for pci driv
ADSP2011Local
- pci9054芯片本地总线控制示例程序,可用于pci驱动和应用程序的测试。每隔一段时间产生一次中断,产生1,2,3等递增数据,配合pci9054驱动和应用程序完成数据传输 2.说明:文件夹内是Quartus 9.0的工程文件,使用Verilog语言。-pci9054 local bus control chip sample program can be used for pci driver and application testing. Generate an interrupt at r
IFSPCI_IP
- PCI5054 C模式源码, PLX9054作为一种接口芯片,在pci总线和local总线之间传递信息。PCI卡就是利用plx9054的这一特性,通过接口控制电路 ,为外围设备和pc机间 搭建一座硬件桥,完成数据的顺利传输。-Source of the PCI5054 C, mode, PLX 9054 chip as an interface between the pci bus and local bus pass information. The PCI card is the use
PCI9054
- PCI总线芯片PCI9054本地总线的FPGA控制逻辑。 硬件架构为PCI9054+双口RAM+FPGA。 使用USERo清中断。 该逻辑以在项目中应用。-PCI bus FPGA chip PCI9054 local bus control logic. Hardware architecture PCI9054+ dual-port RAM+ FPGA. Use USERo clear interrupts. The logic to apply in the pro
PCINotes
- PCI Local Bus Specification, Revision 2.1 or 2.2
LocalBusPrimer_v1.0
- PCI Local bus prime,describe PCI 9054 timming diagram
pci9504
- Verilog 语言编写 PCI9054 控制器的接口电路,实现 PCI总线到本地 8 位总线的转接控制(The Verilog language writes the interface circuit of the PCI9054 controller to realize the transfer control of the PCI bus to the local 8 bit bus)
PEX8311+data+book
- PEX 8311 ExpressLane PCI Express-to-Generic Local Bus Bridge Data Book