CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - phase lock

搜索资源列表

  1. 低频数字式相位测量仪

    0下载:
  2. 低频数字式相位测量仪; 此系统由相位测量仪、数字式移相信号发生器和移相网络三部分组成。为使系统更加稳定,使系统整体精度得以保障,本电路两块T89C52为核心控制器件分别控制相位测量、数字式移相信号发生,在数字式移相信号发生部分采用了锁相技术、CPLD等技术, 使输出波形精度大大提高,并可对频率自动校验,提高频率稳定性。-low-frequency digital phase-measuring instrument; This system consists of phase-measuri
  3. 所属分类:其他嵌入式/单片机内容

    • 发布日期:2008-10-13
    • 文件大小:433519
    • 提供者:逸飞
  1. PLL_PLV

    0下载:
  2. 锁相回路可视为一个输出相位和输入相位的回授系统用以同步输入参考讯号和回授后输出信号。并让其操作同样的频率。如(图一)所示,简单锁相回路[3,4]是由三个电路构成,分别为相位侦测器(Phase Detector)、回路滤波器(Loop Filter)、压控荡器(VCO)-phase-locked loop can be regarded as a phase output and input phase feedback system for synchronous reference input
  3. 所属分类:通讯编程

    • 发布日期:2008-10-13
    • 文件大小:149858
    • 提供者:王浩
  1. 数字锁相环

    1下载:
  2. PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF-digital phase-locked loop PLL design source, in which Fi is the input frequency (receive data), Fo (Q5) is the local output frequency.
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:125197
    • 提供者:于洪彪
  1. 发射部分采用锁相环式频率合成器技术

    0下载:
  2. 发射部分采用锁相环式频率合成器技术, MC145152和MC12022芯片组成锁相环,将载波频率精确锁定在35MHz,输出载波的稳定度达到4×10-5,准确度达到3×10-5,由变容二极管V149和集成压控振荡器芯片MC1648实现对载波的调频调制;末级功放选用三极管2SC1970,使其工作在丙类放大状态,提高了放大器的效率,输出功率达到设计要求。,Part of the launch phase-locked loop frequency synthesizer using technolog
  3. 所属分类:其他小程序

    • 发布日期:2017-03-27
    • 文件大小:2026
    • 提供者:李伟
  1. H206

    0下载:
  2. 我写的ID卡和电机锁结合在一起的门禁程序,keil下编译,STC10F08XE芯片。实现打ID卡、开铴,报警,门玲等的动作。电机锁有4相的功能保密,只是和大家探讨交流程序的写法、架构。, -I wrote the ID card and motor lock access control procedures combined, keil compiled, STC10F08XE chip. Implement ID cards to play, opening Tang, alarm, d
  3. 所属分类:SCM

    • 发布日期:2017-03-29
    • 文件大小:197419
    • 提供者:赵桂海
  1. ADF4360-7(350-1800)

    0下载:
  2. 介绍了ADF4360-8芯片的功能、内部结构、引脚排列及典型的应用电路及其评估板。ADF4360-8是集成的整数N合成器和压控振荡器(VCO)。芯片内嵌一个基准输入部分、N计数器和R计数器、相位频率检波器(PFD)和充电泵、多路复用器和锁定检波器、输入移位寄存器、控制锁存器、N计数锁存器、R计数锁存器。它可用于产生系统时钟,作为测试设备,用于无线局域网(LAN),作为闭路电视(CATV)设备。ADF4360-8EB1评估板可以让用户评估ADF4360-8频率合成器PLL的性能。 -Intro
  3. 所属分类:Internet-Socket-Network

    • 发布日期:2017-03-29
    • 文件大小:400131
    • 提供者:庄乾章
  1. stepmotorcontrol

    0下载:
  2. L297和L298控制两相步进电机源码,带密码锁定功能-L297 and L298 stepper motor control of two-phase source with a password lock function
  3. 所属分类:ARM-PowerPC-ColdFire-MIPS

    • 发布日期:2017-04-02
    • 文件大小:35010
    • 提供者:蒋君
  1. DPLL

    0下载:
  2. 全数字锁相环的verilog设计,已通过仿真验证能迅速锁定相位-Digital phase loop lock design with verilog
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:1286
    • 提供者:yangyanwen
  1. dlia_pro

    0下载:
  2. 比较快速的正交解调算法,在TMS320LF2407上实现,使用语言C语言,内有论文《一种新型数字锁相放大器的设计及其优化算法》,可以软件实现检测相位差。-Comparison of fast orthogonal demodulation, in TMS320LF2407 to achieve, using the language C language, there are paper, " a new type of digital lock-in amplifier design
  3. 所属分类:DSP program

    • 发布日期:2017-04-06
    • 文件大小:298643
    • 提供者:爬树跑
  1. s223_PLL_10b

    0下载:
  2. 自己搭的三相锁相环模拟电路,作业经过运行验证,能够很迅速的锁定电压电流相位。-Take their own three-phase PLL analog circuits, after running the verification, the lock can be very rapid phase of voltage and current.
  3. 所属分类:matlab

    • 发布日期:2017-04-02
    • 文件大小:17633
    • 提供者:有梦最美
  1. DigLockLoop

    0下载:
  2. VHDL设计的数字锁相环,可供设计参考。-digtal lock phase loop。
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-08
    • 文件大小:439665
    • 提供者:yinster
  1. DPLL_REASERCH

    1下载:
  2. 本课题研制了一种宽频带的数字锁相放大器,可以完成自动增益和相位 可调整,最长积分时间为100s,适合于频率从10Hz到10kHz,幅值从100nV 到10mV的微弱正弦信号检测。测量结果表明,当采样点数N大于8192时, -This project developed a wideband digital lock-in amplifier, can be completed automatically adjustable gain and phase, the longes
  3. 所属分类:其他小程序

    • 发布日期:2013-05-20
    • 文件大小:992114
    • 提供者:huhai
  1. suoxiangxiangweijiance

    0下载:
  2. 检测两路正弦信号时使用锁相相位检测的方法是结果更加准确对噪声的抗干扰能力强-Detect two sinusoidal signals using the lock-phase detection method is more accurate results to noise interference ability
  3. 所属分类:Other systems

    • 发布日期:2017-11-30
    • 文件大小:57582
    • 提供者:曹冯秋
  1. one_phause_pll

    2下载:
  2. 描述: 单相锁相环仿真模型,适用于想了解PLL的同学。(a Phase Lock Loop (PLL) closed-loop control system, which tracks the frequency and phase of a sinusoidal signal by using an internal frequency oscillator. The control system adjusts the internal oscillator frequency to ke
  3. 所属分类:matlab例程

    • 发布日期:2018-01-04
    • 文件大小:31744
    • 提供者:Julong
  1. LineJob

    0下载:
  2. 市电均方根值算法及滤波,市电逆变锁相,飞思卡尔HCS08核心平台,汇编语言;(City power RMS algorithm and filter, power inverter phase lock, fly Carle HCS08 core platform, assembly language;)
  3. 所属分类:微处理器开发

    • 发布日期:2018-01-05
    • 文件大小:5120
    • 提供者:tp252
  1. pll

    0下载:
  2. 基于matlab的数字pll实现,鉴相器,滤波器以及压控震荡器组成,具备良好的锁相功能,适合入门学习(Digital PLL based on MATLAB, phase detector, filter and voltage controlled oscillator, phase lock function has good, suitable for beginners to learn)
  3. 所属分类:matlab例程

    • 发布日期:2018-04-22
    • 文件大小:17408
    • 提供者:qiya2
  1. ADF4355 数据手册

    0下载:
  2. ADF4355是微波宽带(54-6800MHz)可实现小数N分频或整数N分频锁相环(PLL)的频率合成器,高分辨率38位模数,低相位噪声电压控制振荡器(VCO),可编程1/2/4/8/16/32/64分频输出,模拟和数字电源为3.3 V,主要用在无线基础设施(W-CDMA,TD-SCDMA,WiMAX,GSM, PCS,DCS,DECT),点到点/点到多点微波链路(ADF4355 microwave broadband (54-6800 MHZ) can realize the decimal
  3. 所属分类:单片机开发

    • 发布日期:2018-04-30
    • 文件大小:764928
    • 提供者:悟与
  1. PhaseLockedLoop

    1下载:
  2. matlab下设计的pll锁相环,适用于电网电压锁相,不平衡锁相效果还没测试(pll phase lock with matlab simulink, haven't been tested for unbalanced situation)
  3. 所属分类:matlab例程

    • 发布日期:2018-05-02
    • 文件大小:384000
    • 提供者:LNPRC
  1. a3 - 副本

    0下载:
  2. 广义积分器锁相环仿真 中间很多问题 还不会改 以后有空再改(There are many problems in the simulation of the generalized integrator phase lock loop simulation.)
  3. 所属分类:其他

    • 发布日期:2018-05-07
    • 文件大小:13312
    • 提供者:xf212
  1. 基于DSP28335的单相PWM整流 双闭环PI控制

    4下载:
  2. 利用DSPF28335实现单相桥式PWM整流器的双闭环PI控制,用到AD7606和数字锁相(Double-closed-loop PI control of single-phase bridge PWM rectifier using DSPF28335, using AD7606 and digital phase lock)
  3. 所属分类:DSP编程

    • 发布日期:2019-07-20
    • 文件大小:18432
    • 提供者:糊涂小兵
« 1 2 3 45 6 7 8 »
搜珍网 www.dssz.com