CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - system generator

搜索资源列表

  1. DSSS

    3下载:
  2. 设计一个有干扰的直接序列扩频通信系统, PN码由m序列产生器产生,经过高斯白噪声信道。在接收端接收到的信号包括“有用信号+高斯白噪声+干扰”,将接收信号进行解扩,判决,得到用户的信号检测结果,绘制不同的扩频增益(增益值为10,30,50)下,误比特率随信噪比Eb/N0的变化曲线。-Design of a direct sequence spread spectrum interference system, PN code generated by the m sequence generato
  3. 所属分类:Communication-Mobile

    • 发布日期:2017-03-30
    • 文件大小:7584
    • 提供者:皓月
  1. NHibernate_Solution

    0下载:
  2. 一个NHIBERNATE帮助类,和对应的codesmith代码生成器模板,可以很快的应用在系统中,这个已经在安阳钢铁某MES项目中应用~-1 NHIBERNATE helper class, and the corresponding codesmith code generator templates, can be quickly applied in the system, this has been an MES project Anyang Iron & Steel Appli
  3. 所属分类:Other Databases

    • 发布日期:2017-04-01
    • 文件大小:9012
    • 提供者:zhahost
  1. lab4

    0下载:
  2. 操作系统实验4,信号发生器,很难得一个实验,希望对大家有帮助-Experiment 4 operating system, signal generator, is difficult to get an experiment, we want to help
  3. 所属分类:OS Develop

    • 发布日期:2017-04-04
    • 文件大小:17217
    • 提供者:明猩
  1. ieee9

    1下载:
  2. 3机9节电系统在PSCAD仿真软件中的建模。-3 generator system in PSCAD
  3. 所属分类:CAD

    • 发布日期:2013-01-05
    • 文件大小:18183
    • 提供者:刘东
  1. iassembler

    0下载:
  2. 一个汇编器,实现将实验系统的汇编语言变成机器语言。 还有一个hex生成器,将16进制的机器语言转换成hex格式。-An assembler, to achieve an experimental system in assembly language into machine language. There is also a hex generator, will be 16 hexadecimal machine language converted into hex format.
  3. 所属分类:GUI Develop

    • 发布日期:2017-03-27
    • 文件大小:331120
    • 提供者:顾鹏
  1. boxingfasheng

    1下载:
  2. VC编写的函数发生器, 能自动产生三角波,方波,正弦波等波形,并通过USB接口传送到嵌入式控制系统-VC function generator written in, can automatically generate triangle wave, square wave, sine wave, etc., and through the USB interface to transfer to the embedded control system
  3. 所属分类:USB develop

    • 发布日期:2017-05-15
    • 文件大小:3607911
    • 提供者:duanzhaohui
  1. engine

    0下载:
  2. eg2d引擎的最新版本,新增动画生成器,粒子编辑器,GUI系统,以及每个功能的演示程序,编译环境vc2003,directx9.0c2006-eg2d the latest version of the engine, add animations generator, particle editor, GUI system, and each functional demo program, the compiler environment vc2003, directx9.0c2006
  3. 所属分类:Game Engine

    • 发布日期:2017-06-14
    • 文件大小:22197639
    • 提供者:梁平
  1. VHDL2

    0下载:
  2. 序列信号发生器: 在系统时钟的作用下能够循环产生一组或多组序列信号的时序电路,(循环产生一组序列信号0111010011011010) 序列检测器: 检测一组或多组又二进制码组成的脉冲序列信号,当序列检测器连续收到一组或多组序列信号,如果与预先设置的码11010相同的时候,输出1,否则输出0. -Sequence of signal generator: the role of the system clock cycle to generate one or more si
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-23
    • 文件大小:94039
    • 提供者:venny
  1. BOC

    0下载:
  2. 本文设计了一个区域卫星导航系统的BOC调制信号产生器,产生一个有BOC、C/A码、P码合成的信号-This design of a regional satellite navigation system BOC modulation signal generator to produce a BOC, C/A code, P code signal synthesis
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-31
    • 文件大小:814464
    • 提供者:杨帆
  1. 123dfa23

    0下载:
  2. M伪随机序列生成器算法 这个Matlab算法用于生成二元、三元及五级的,m序列。可以用于直接扩频通信等 系统中的,伪随机序列生成器。-M pseudo-random sequence generator algorithm for the Matlab algorithm is used to generate binary, ternary, and five of the, m sequence. Can be used to direct spread spectrum commu
  3. 所属分类:Windows Develop

    • 发布日期:2017-04-06
    • 文件大小:3681
    • 提供者:adu
  1. CPI_INDICO100

    0下载:
  2. CPI_INDICO 100加拿大的X射线发生器系统设计,英文的。很有用,大家好好研究。-CPI_INDICO 100 Canada X-ray generator system design, in English. Useful, we carefully study.
  3. 所属分类:hospital software system

    • 发布日期:2017-04-02
    • 文件大小:513045
    • 提供者:
  1. attachments

    0下载:
  2. The work presented in this thesis includes control system design, analysis and grid synchronization of a DFIG (doubly-fed induction generator) driven by a wind turbine using stator-voltage and stator-flux oriented frames. The DFIG is a special type o
  3. 所属分类:matlab例程

    • 发布日期:2012-11-11
    • 文件大小:75702
    • 提供者:sabarinagarajan
  1. control_system

    0下载:
  2. 该系统是双馈发电机转子侧的变流器控制电路,虽然不是很完善,有一定得参考价值。-The system is doubly-fed generator rotor side converter control circuit, although not perfect, there must be reference value.
  3. 所属分类:matlab例程

    • 发布日期:2012-11-11
    • 文件大小:20293
    • 提供者:Mr liu
  1. equal-area-critirea

    0下载:
  2. E=input( enter the generator voltage: ) V=input( enter the infinite bus voltage: ) Gx=input( enter the reactance of generator: ) L1x=input( enter the line reactance: ) L2x=input( enter the line reactance: ) L3x=input( enter the line re
  3. 所属分类:matlab

    • 发布日期:2017-10-30
    • 文件大小:7672
    • 提供者:tkspandy
  1. RS-232

    0下载:
  2. void UART_init() { //初始化串行口和波特率发生器 SCON =0x58 //选择串口工作方式,打开接收允许 TMOD =0x21 //定时器1工作在方式2,定时器0工作在方式1 TH1 =0xfd //实现波特率9600(系统时钟11.0592MHZ) TR1 =1 //启动定时器T1 ET1 =0 ES=1 //允许串行口中断 PS=1 //设计串行口中断优先级 EA =1 //单片机中断允许 }-void UART_init
  3. 所属分类:SCM

    • 发布日期:2017-03-29
    • 文件大小:2569
    • 提供者:zhongxinyu
  1. Library

    0下载:
  2. <广告> <广告> 本系统是一个基于工厂模式的三层架构项目,基于VS2005 开发,结构简洁,配合动软Codematic代码生成器,可以使开发效率事半功倍,倍感轻松。 -<Ad> <advertising> this system is a factory-based model projects a three-tier system, based on the VS2005 development, structura
  3. 所属分类:Other Databases

    • 发布日期:2017-04-02
    • 文件大小:155776
    • 提供者:黄原
  1. j_12892_web

    0下载:
  2. 简介:本系统是一个基于工厂模式的三层架构项目,基于VS2005 开发,结构简洁,配合动软Codematic代码生成器,可以使开发效率事半功倍,倍感轻松。-Introduction: This system is a factory-based model projects a three-tier system, based on the VS2005 development, structural simplicity, coupled with dynamic soft Codematic
  3. 所属分类:MultiLanguage

    • 发布日期:2017-05-03
    • 文件大小:1041594
    • 提供者:天才
  1. StaticFPSys4

    0下载:
  2. 第10章 FPPRGDemo 伪指纹随机发生器 FPSEDemo 指纹对称加密(指纹AES) FPECC 指纹非对称加密 (指纹ECC) FPES 指纹电子签名技术 FPCSDemo 指纹加密存储 FPET 指纹加密传输 FPNetSys 指纹网络比对系统 -Chapter 10 FPPRGDemo pseudo-random generator FPSEDemo fingerprint fingerprint s
  3. 所属分类:Graph program

    • 发布日期:2017-06-12
    • 文件大小:423152
    • 提供者:陈新秋
  1. clk

    0下载:
  2. 现代电子系统课程设计 基于DDS技术利用VHDL设计并制作一个数字式移相信号发生器。 (1)基本要求: a.频率范围:1Hz~4kHz,频率步进为1Hz,输出频率可预置。 b.A、B两路正弦信号输出,10位输出数据宽度 c.相位差范围为0~359°,步进为1.4°,相位差值可预置。 d.数字显示预置的频率(10进制)、相位差值。 (2)发挥部分 a.修改设计,增加幅度控制电路(如可以用一乘法器控制输出幅度)。 b.输出幅度峰峰值0.1~3.0V,步距0
  3. 所属分类:Windows Kernel

    • 发布日期:2017-03-28
    • 文件大小:174787
    • 提供者:耳边
  1. bb

    0下载:
  2. CPLD可编程逻辑芯片上实现信号发生器的方法和步骤,系统采用自顶向下的设计方法,以硬件描述语言VHDL和原理图为设计输入,利用模块化单元构建系统。-CPLD programmable logic chip Signal Generator methods and steps system uses top-down design approach to hardware descr iption language VHDL and principles of map design input,
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-15
    • 文件大小:5167
    • 提供者:liyan
« 1 2 ... 8 9 10 11 12 1314 15 16 17 18 ... 50 »
搜珍网 www.dssz.com