搜索资源列表
DDS_PRO
- 凌阳单片机控制的DDS芯片AD9851(串行和并行控制方式),其他的MCU控制时只要注意其时序图,在此基础上稍加修改即可应用!
jizhukeshe
- 能在微程序的控制下自动产生各种单元模块的控制信号,实现加减法指令的功能。在本模型机综合设计之一——加减法指令的实现。实验中,计算机的数据通道、CPU从内存中取出机器指令,解释、执行指令都将由微指令组成的时序来完成,即一条机器指令对应一个微程序。
ad7109
- 这是8051弹片机驱动AD芯片ICL7109的源代码,控制方式为IO口模拟时序,数据输出方式为高四位低八位
i2c读写代码C语言
- i2c读写代码C语言,通过控制I2C控制器,设置I2C时序来读写E2PROM的源代码,很有帮助-i2c read and write C-language code by controlling I2C controller, I2C set E2PROM timing to read and write the source code, helpful
MCUandlcddriv
- MCU如何根据LCD的时序来写底层驱动针对LCD驱动程序的介绍,时序方面的控制
ad_convert
- 用cpld控制时序通过usb传送数据到pc机的vhdl源码,用于一款心电图机。
Time
- 时序控制器20080713,适用于时间工作,如模具各阀浇口不同时间的控制,如二 个阀浇口,就需要两只时序控制器(表)。 解敏超 88.8 88.8 1。六位数码管双行显示,四键控制,分别是“触发”,“修改/确定”,“移位”,“设置”。 2。上行是延时时间 3。下行是工作时间 4。延时,工作时间多可以修改保存 5。工作时为继电器输出,并有流水灯指示
cs1150_chinese
- CS1150中文用户手册:CS1150是低功耗模数转换芯片。有效分辨率17位,输出24位 数据。工作电压2.7V~5.5V、集成50Hz、60Hz陷波、128倍增益放大器、参考电压为 0.1V~5V、集成SPI接口。可以广泛使用在工业控制、量重、液体/气体化学分析、 血液分析、智能发送器、便携测量仪器领域。 目 录: 1 CS1150功能说明. 1.1 CS1150主要功能特性. 1.2 应用场合. 1.3 功能描述. 2 芯片绝对最大极
lu
- FPDP总线标准由VME工业标准化组织制定,能够在VME或VXI总线插板之间进行高速的数据传输。 FPDP总线标准不需要共享的底板上的总线,因此它不会争夺有限的底板带宽。 本文研究了FPDP总线接口电路的控制和实现。本文主要的工作如下: 1)提出了FPDP总线在物理层和数据链路层的实现方法,主要包括相应的数据时序信号和控制信号如何实现。 2)完成了FPDP接口电路的原理图设计,主要包括TM模块和RM模块的实现,这两个模块由FPGA芯片来实现。 3)完成了FPDP接口电路的印制板图
spi_execution_plib_examples
- SPI是一个环形总线结构,由ss(cs)、sck、sdi、sdo构成,其时序其实很简单,主要是在sck的控制下,两个双向移位寄存器进行数据交换。 假设下面的8位寄存器装的是待发送的数据10101010,上升沿发送、下降沿接收、高位先发送。 那么第一个上升沿来的时候 数据将会是sdo=1;寄存器=0101010x。下降沿到来的时候,sdi上的电平将所存到寄存器中去,那么这时寄存器=0101010sdi,这样在8个时钟脉冲以后,两个寄存器的内容互相交换一次。这样就完成里一个spi时序。
BasedontheCPLDliquidcrystaldisplaycontrolsystemdes
- LCD 因其轻薄短小,低功耗,无辐射,平面 直角显示,以及影像稳定等特点,当今应用非常 广泛。CPLD(复杂可编程逻辑器件) 是一种具有 丰富可编程功能引脚的可编程逻辑器件,不仅可 实现常规的逻辑器件功能,还可以实现复杂而独 特的时序逻辑功能。并且具有ISP (在线可编 程) [1 ] 功能,便于进行系统设计和现场对系统进 行功能修改、调试、升级。通常CPLD 芯片都有 着上万次的重写次数,即用CPLD[ 2 ] 进行硬件设 计,就像软件设计一样灵活、方便。而
0832AD
- 上传代码是一个单片机控制AD0832的时序控制程序代码
立体视频Verilog程序
- 给出了基于FPGA的立体视频的程序。完成的主要是时序产生、VGA控制、帧存读写控制等模块。已经过仿真正确。
SDR-SDRAM-vhdl
- SDR-SDRAM-vhdl单个SDRAM的控制,通过它可以学习了解SDRAM的时序等,很有帮助哦 !
一个各种液晶的C程序库
- 一个各种液晶的C程序库,并且比较标准可读的,供大家参考 12232液晶显示程序在sed1520.rar 122x32液晶显示程序,显示图形及汉字.rar 122x32液晶显示程序显示图形及汉字.rar 12864液晶驱动.rar 128x64液晶显示例程.rar 1601液晶程序.html 1601液晶程序.mht 1602LCM液晶显示屏的驱动函数和实例.rar 1602液晶的程序移植到了ATMEGA8上.txt 1602液晶显示的实验例子.txt 16x2lcm液晶_c51.rar 16x2
计数器控制周期性写时序
- 50MHz的晶振频率,可以产生50MHz的计数器。每个计数周期代表20ns。 每毫秒产生一个写脉冲,意味着20000个时钟为一个大循环,换成二进制,需要15位的计数器,计到19999强制归零。 不可能产生30ms的准确写宽度,最小只能用两个周期产生40ms宽的写脉冲。
tlc3548VHDL.rar
- VHDL实现对TLC3548时序的控制 FPGA控制具有时序简单,速率快等优点,VHDL COUNTER TLC3548
51and-ds12887
- 51和ds12887组成的程序,我用这个程序改出了用2407控制ds12887的程序,说明他的控制时序是肯定好用的。-Composed of 51 and ds12887 program, I use this program to change out of control ds12887 procedures with 2407, indicating his control timing is certainly useful.
VGA_Pattern
- FPGA用于控制VGA数模转换芯片ADV7123的Verilog控制代码;实现了VGA的显示时序,输出包括vga_hs,vga_vs,vga_clk,vga_blank,vga_sync,vga_R,vga_G,vga_B-The verilog code for control ADV7123 with FPGA.
SPI
- 基于IAR用msp430f149单片机的io口模拟spi时序,操作74165和74595芯片控制led的亮灭。有工程文件,附带protues仿真-Based on the IAR using MSP430F149SCM IO mouth simulation SPI timing, operating74165 and74595chip control LED light out. Project file, with Protues simulation