CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 搜索资源 - fpga 数据

搜索资源列表

  1. at7_ex05

    0下载:
  2. 实现PC端通过UART发送数据到FPGA,FPGA将所接收到的数据同样是通过UART原本不动的发回给PC端。(The PC terminal sends data to FPGA through UART. FPGA sends the received data back to the PC end by UART.)
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2018-05-01
    • 文件大小:753664
    • 提供者:24fh
  1. spi_master

    0下载:
  2. 用verilog编写的SPI代码,这个代码是FPGA作为主机可以发送和读取数据,上板验证过,我测试的时候SPI的CLK速率是5M,读写都没问题,稳,至于更高的速率没测试过。 下面鬼畜的百度翻译大家就不要看了,我不知道他想表达啥意思~(SPI code written in Verilog, the code is FPGA as the host can send and read data, the upper board verified, when I test the SPI CL
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2018-05-03
    • 文件大小:1024
    • 提供者:你到底是谁
  1. 12345 keyuart

    0下载:
  2. verilog实现uart串口编程 FPGA板与PC传输数据(verilog uart processing FPGA and PC communication)
  3. 所属分类:串口编程

    • 发布日期:2018-05-03
    • 文件大小:6504448
    • 提供者:`m
  1. spi final

    0下载:
  2. verilog 实现spi 串口 通过FPGA板可以看出数据传输(verilog spi can be demonstrated with FPGA)
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2018-05-03
    • 文件大小:4030464
    • 提供者:`m
  1. chuankou

    0下载:
  2. UART loopback测试实例,接收PC端发送的UART数据,原数据返回给PC端,即loopback功能 可用FPGA开发板验证(The UART loopback test example receives the UART data sent by the PC terminal, and the original data is returned to the PC terminal, that is, the loopback function.)
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2018-05-04
    • 文件大小:3581952
    • 提供者:小猪仔521
  1. jiaotongdeng_fuza

    1下载:
  2. 本文基于FPGA技术的发展和Quartus II开发平台,实现路口交通灯控制器是一种解决方案。使用Verilog HDL硬件描述语言来描述语言程序的分频器模块,控制模块,数据解析模块,显示译码模块和段选位选模块,五个模块,并通过各个模块程序之间的端口合理连接和协调,成功设计出交通信号灯控制电路。在Quartus II环境下模拟,生成顶层文件下载后,在FPGA EP2C5Q208器件进行验证。(Based on the development of FPGA technology and the
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2020-03-24
    • 文件大小:5611520
    • 提供者:威威谈谈
  1. TCD1254FGF_Drive

    2下载:
  2. 基于FPGA Verilog驱动线性TCD1254GFG传感器驱动程序,驱动频率2MHz,帧率333帧每秒,曝光时间调节范围0-3000us,带数据读取时序1MHz。(The driver of linear TCD1254GFG sensor is driven by Verilog based on FPGA. The driving frequency is 2MHz, the frame rate is 333 frames per second, the exposure time
  3. 所属分类:其他

    • 发布日期:2019-05-17
    • 文件大小:6086656
    • 提供者:话说有你
  1. 基于AlteraFPGA的DpramIPcore设计

    1下载:
  2. 基于altera fpga的dpram ipcore 设计,包含整个工程和modelsim仿真文件。读写地址及读写使能是通过数据产生模块来产生。
  3. 所属分类:VHDL编程

  1. project2

    1下载:
  2. 基于FPGA实验板设计一个远程控制系统,接收由计算机发出的数据,和实验板上矩阵键盘输入的数据完成相应的运算之后,结果显示在实验板的数码管上,同时发送回计算机显示。(A remote control system is designed based on the experimental board of FPGA, which receives the data sent by the computer and completes the corresponding calculation wi
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2020-08-26
    • 文件大小:4279296
    • 提供者:jameskk
  1. 锁相环输入信号建模例程

    1下载:
  2. 锁相环输入信号建模例程,代码注释详细,例如初学者,将输入信号转换成8bit补码数据写入txt文件,可用于FPGA工程测试使用。还可以直接绘出时域波形图,直观比较。
  3. 所属分类:matlab例程

  1. dsp28335工程

    2下载:
  2. 本工程为高压开关柜测量控制程序,能够控制断路器的分合闸动作,隔离的分合闸,旁隔的分合闸动作,能够测量断路器的分合闸线圈的动作电流,主回路的电压电流,检测断路器的分合闸的位置状态,能够检测高压开关柜的环境温湿度。 sciA的作用是有触摸屏通讯,波特率为115200.scia的接收中断接收8个字节,包括三个功能码,06功能码为设置数值,05功能码为控制。07功能码为自定义的,作用是告诉dsp发送给触摸屏电流值。 Scia发送中断可以发送四帧数据,第一帧为数字变量,发送一些位置变量。第二帧为模拟量
  3. 所属分类:DSP编程

« 1 2 ... 39 40 41 42 43 44»
搜珍网 www.dssz.com