搜索资源列表
EDA
- 程序在报告中,要 用QuartusII运行,注意从word到运行环境中,可能有个别符号不兼容,重新在运行环境中输入那些符号就可以了-procedures in the report, with QuartusII operations, the attention to word from the operating environment, Some individual symbols are not compatible, the operating environment to re-e
RS232
- 在QuartusII中使用AHDL语言编写一个RS232串行数据通信接口,要求设计输入输出端口,要求能提供的接收端口正确地接收。其中1bit作为start位,8bit作为数据,1bit作为end位。
PN-arraycheck
- 在QuartusII运用AHDL语言,首先设计出PN发生器来产生一个11位的数据流在整个周期内有效数据有 =2047位;再设计状态机用来检测串行数据流中的序列。运用两个个计数器分别对PN码计数以及序列出现的次数计数。改变PN码结构可以作为通用数列检测器
userlogicOpenI2C
- altera的ip核, 添加后,在quartusII中可以轻松实现对i2c的控制,是fpga开发人员的必备工具之一。
3
- quartusii 三分频电路,大家帮参考一下,有什么问题
3
- quartusii 三分频电路,大家帮参考一下,有什么问题
box
- 用vhdl语言编写的基于fpga的波形发生器,使用了quartusII程序。可以在1602液晶显示器上显示目前的波形种类。产生的波形分别是正弦波,三角波,锯齿波和方波。
test02
- 用quartusII编写的,基于vhdl语言的按键加法器,从0到11,也可通过拨码开关控制,从11到0,加入了键盘防手抖。
xitong1
- 该系统加入了led屏的硬件控制器,以niosII为系统核心,以quartusII为平台,实现了sopc系统,可进行led屏的全彩控制。
DSP_BUILDER_DESIGN
- DSP Builder设计初步,介绍Matlab/DSP Builder及其设计流程,正弦信号发生器完整的设计过程,以及使用Matlab、quartusII\\modelsim详细的仿真过程。
S6_VGA_change
- verilog源代码,quartusII工程。程序实现VGA时序。控制VGA显示器输出图形。在quartusII中客直接运行,
sine
- 用verilog语言编的正弦波发生器,可以用QuartusII来打开这个源码,也可以转换成VHDL语言
SAA7113
- 用quartusII编写的,基于vhdl语言的按键加法器,从0到11,也可通过拨码开关控制,从11到0,加入了键盘防手抖。-
Digital_LED
- 用quartusII编写的,基于vhdl语言的按键加法器,从0到11,也可通过拨码开关控制,从11到0
WatchdogTimer
- 用quartusII编写的,基于vhdl语言的按键加法器,从0到11,也可通过拨码开关控制,从11到0,加入了键盘防手抖。
VGA_example
- 用于测试VGA运行的几个程序代码,可在quartusII工程下测试VGA的运行情况
Development_Guide_of_socFPG
- socFPGA开发简明教程 教程以非常详细的实例来让初学者了解基于QuartusII和NiosII IDE的FPGA/SOPC开发基本流程。
digtalclk
- 用Altera公司的QuartusII编写的电子钟程序,可以下载至开发板,实现一个智能数字钟功能,计时,校时,闹钟,跑表等功能,也可用于学习verilog HDL语言与数字逻辑
vhdlkey7279
- cpld,环境是quartusii中vhdl语言开发7279读写键盘程序
QuartusIIUserGuide
- QuartusII用户指南,对于学习Altera公司FPGA的朋友,会有帮助!