CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 Windows编程 搜索资源 - 4 数码管 时钟

搜索资源列表

  1. Usegg7_11s

    0下载:
  2. 用VHDL描述一个让6个数码管同时显示出来的控制器,同时显示出来0、1、2、3、4、5这6个不不同的数字图形到6个数码管上,输入时钟调节频率,使的能够观察到稳定显示出来的6个数字。可异步复位 -With VHDL descr iption of a let six digital tube display controller, 0,1,2,3,4,5 six different digital graphics displayed to six digital tube, adjust t
  3. 所属分类:Windows Develop

    • 发布日期:2017-11-18
    • 文件大小:755
    • 提供者:mmzz3211
  1. cnt10

    0下载:
  2. Clk为50MHz的时钟信号输入;rst为复位控制按键(低电平有效);en(0-2)通过三个按键分别控制3种状态(低电平有效)。 1. 当en(0)=`0`时,启动加法计数并将结果动态显示到两位数码管上,同时另外的两位数码管的6段以相反方向按顺序闪烁 2. 当en(1)=`0`时,启动减法计数并将结果动态显示到两位数码管上,同时另外的两位数码管的6段以相反方向按顺序闪烁,闪烁方向与加法的相反; 3. 当en(2)=`0`时,启动LED闪烁功能,LED灯按顺序逐个流水闪动; 4.
  3. 所属分类:Other systems

    • 发布日期:2016-01-27
    • 文件大小:9216
    • 提供者:冯君诗
  1. VHDL_book1

    0下载:
  2. gate:基本逻辑门的实现和验证 mux4_1_gate:多路复用器的门级实现和验证 mux4_1_behav:多路复用器的行为级实现和验证 seg7_gate:7段数码管逻辑门实现和验证 seg7_behav:7段数码管case语句描述和验证 mux7seg:采用按键复用7段数码管的实现和验证 clkseg7:采用时钟自动扫描复用7段数码管的实现和验证 comp4_gate:4位比较器结构化实现和验证 comp8_behav:8位比较器行为实现
  3. 所属分类:Other systems

    • 发布日期:2017-11-24
    • 文件大小:7627776
    • 提供者:贾诩
  1. 4

    0下载:
  2. 设计一个能显示时、分、秒的实时时钟,通过实验板上的七段数码管显示。-Design a display hours, minutes, seconds, real time clock, seven-segment digital tube experiments by panel display.
  3. 所属分类:Other windows programs

    • 发布日期:2017-05-02
    • 文件大小:520086
    • 提供者:李维姝
  1. shuzipinlvji

    0下载:
  2. 1.用VHDL完成12位十进制数字频率计的设计及仿真。 2.频率测量范围:1Hz~10KHz,分成两个频段,即1~999Hz,1KHz~10KHz,用三位数码管显示测量频率,用LED显示表示单位,如亮绿灯表示Hz,亮红灯表示KHz。 3.具有自动校验和测量两种功能,即能用标准时钟校验、测量精度。 4.具有超量程报警功能,在超出目前量程档的测量范围时,发出灯光和音响信号。 -1 completed 12 with VHDL design and simulation of d
  3. 所属分类:Other systems

    • 发布日期:2017-04-24
    • 文件大小:312781
    • 提供者:123
  1. XD-38

    0下载:
  2. XD-38八位串行数码管模块测试程序,DIO接P3.3,SCK接P3.2,RCK接P3.4,上电后数码管会显示时钟。-XD38 eight serial digital control module test procedures, DIO then P3.3, SCK received P3.2, RCK then P3.4, digital clock will be displayed after power.
  3. 所属分类:Other windows programs

    • 发布日期:2017-05-01
    • 文件大小:41074
    • 提供者:郭新伟
  1. 4-code

    0下载:
  2. 设计一个十进制计数器,具有显示位置随计数时钟在八个数码管中左右滚动的功能。-Design of a decimal counter, a display position with the count clock in at around eight digital scrolling function.
  3. 所属分类:Other systems

    • 发布日期:2017-04-30
    • 文件大小:10913
    • 提供者:张雅
  1. timer_se

    0下载:
  2. 数字时钟可以显示分、秒,并通过按键进行复位;数字时钟由四个基本模块组成,顶层模块、分频模块、计数模块、译码显示模块。(1)分频模块 分频器将开发板提供的6MHz时钟信号分频得到周期为1s的控制信号,控制计数器改变状态。(2)计数模块:秒钟和分钟利用两个模60的BCD码计数器实现。计数器分为高4位与低4位分别控制低4位每秒钟加1,变化状态为0~9,低4位状态变化到9时,高4位加1,变化状态为0~5。秒钟计数达到59时,分钟低四位从1开始,每59秒加1,低4位状态变化到9时,高4位加1,变化状态为0
  3. 所属分类:其他

  1. 071162程序

    1下载:
  2. 设计一个用于篮球比赛的定时器。要求: (1)定时时间为24秒,按递减方式计时,每隔1秒,定时器减1; (2)定时器的时间用两位数码管显示; (3)设置两个外部控制开关,开关K1控制定时器的直接复位/启动计时,开关K2控制定时器的暂停/连续计时;当定时器递减计时到零(即定时时间到)时,定时器保持零不变,同时发出报警信号,报警信号用一个发光二极管指示。 (4)输入时钟脉冲的频率为50MHz。 (5)用Verilog HDL语言设计,用Modelsim软件做功能仿真,用Quartus II综
  3. 所属分类:其他

    • 发布日期:2020-03-30
    • 文件大小:1972224
    • 提供者:严老板
搜珍网 www.dssz.com