CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 搜索资源 - 相位噪声

搜索资源列表

  1. xiangguan

    0下载:
  2. 相关分析算法程序。相关分析法可以实现对相位的测量,具有较强的抗噪声能力。其中包括C程序,和算法。编译环境Keil。
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2008-10-13
    • 文件大小:10245
    • 提供者:sharp
  1. MPcosin

    1下载:
  2. 利用系数分解算法从噪声中检测出微弱信号,并给出品需,相位
  3. 所属分类:VxWorks

    • 发布日期:2008-10-13
    • 文件大小:1176
    • 提供者:李新红
  1. PhaseNoise.rar

    0下载:
  2. 小数分频技术解决了锁相环频率合成器中的频率分辨率和转换时间的矛盾, 但是却引入了严重的相位噪声, 传统的相位补偿方法由于对Aö D 等数字器件的要求很高并具有滞后性实现难度较大。$2 调制器对噪声具有整形的功 能, 因而将多阶的$2 调制器用于小数分频合成器中可以很好地解决他的相位噪声的问题, 大大促进了小数分频技术的 发展和应用。文章最后给出了在GHz 量级上实现的这种新型小数分频合成器的应用电路, 并测得良好的相噪性能。,Fractional-N technology to s
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-31
    • 文件大小:286509
    • 提供者:朱成发
  1. TheAnalysisofDetectingWeakSignalBasedonDSPandDualP

    0下载:
  2. 针对数字信号处理器(DSP)系统集成度高、速度快、适合大量数据实时处理的特点,分析微弱 信号的双相位相干检测原理,从应用的角度研究基于DSP实现的双相位检波模式的优点。利用DSP产生 精确的相干波,从而使谐波的抑制能力可以达到-120dB。随机噪声中的信号幅值误差可以达到0.45 ,相 位误差0.228 。构建了一个以DSP为核心高精度的微弱信号检测系统。 -In this paper, a dual phase correlation method for detecting
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-03-31
    • 文件大小:130946
    • 提供者:mabeibei
  1. zhengxianxinhaofashengqi

    0下载:
  2. 本设计结合了EDA技术和直接数字频率合成(DDS)技术。EDA技术是现代电子设计技术的核心,是以电子系统设计为应用方向的电子产品自动化的设计技术。DDS技术则是最为先进的频率合成技术,具有频率分辨率高、频率切换速度快、相位连续、输出相位噪声低等诸多优点。-The design that combines EDA technology and Direct Digital Synthesis (DDS) technology. EDA technology is the design of mod
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-04
    • 文件大小:875319
    • 提供者:zjl
  1. shiyan

    0下载:
  2. OFDM中的信道均衡技术对于研究如何消除噪声干扰以及去除相位偏移的有着重要的作用-OFDM channel equalization techniques in the study of how to eliminate noise and to remove the phase offset has an important role in
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-06
    • 文件大小:1367604
    • 提供者:闫城
  1. ADSP

    0下载:
  2.   设x(n) = x1(n) + x2(n),x1(n)是窄带信号,定义为x1(n) = sin(0.05πn +φ),φ是在[0, 2π)区间上均匀分布的随机相位。x2(n)是宽带信号,它由一个零均值、方差为1的白噪声信号e(n)激励一个线性滤波器而产生,其差分方程为x2(n) = e(n) + 2e(n-1) + e(n-2)。   (1)计算x1(n)和x2(n)各自的自相关函数,并画出其函数图形。据此选择合适的延时,以实现谱线增强。   (2)产生一个x(n)序列。选择合适的μ
  3. 所属分类:DSP program

    • 发布日期:2017-04-08
    • 文件大小:95994
    • 提供者:liang
  1. AD9512_coe

    0下载:
  2. AD9512 提供多路输出时钟分配功能,输入信号最高可达1.6 GHz。它具有低抖动和低相位噪声特性,能够极大地提升数据转换器的时钟性能。(AD9512 provide multiplexed output clock distribution function, the input signal of up to 1.6 GHz.It has a low jitter and low phase noise characteristics, can greatly promote the cl
  3. 所属分类:VHDL/FPGA/Verilog

  1. AD9512_ISE

    0下载:
  2. AD9512提供多路输出时钟分配功能,输入信号最高可达1.6 GHz。它具有低抖动和低相位噪声特性,能够极大地提升数据转换器的时钟性能。(AD9512 provide multiplexed output clock distribution function, the input signal of up to 1.6 GHz.It has a low jitter and low phase noise characteristics, can greatly promote the clo
  3. 所属分类:VHDL/FPGA/Verilog

  1. ADF4355 数据手册

    0下载:
  2. ADF4355是微波宽带(54-6800MHz)可实现小数N分频或整数N分频锁相环(PLL)的频率合成器,高分辨率38位模数,低相位噪声电压控制振荡器(VCO),可编程1/2/4/8/16/32/64分频输出,模拟和数字电源为3.3 V,主要用在无线基础设施(W-CDMA,TD-SCDMA,WiMAX,GSM, PCS,DCS,DECT),点到点/点到多点微波链路(ADF4355 microwave broadband (54-6800 MHZ) can realize the decimal
  3. 所属分类:单片机开发

    • 发布日期:2018-04-30
    • 文件大小:764928
    • 提供者:悟与
搜珍网 www.dssz.com