搜索资源列表
DS18B20
- DS18B20进行读写操作只要控制好时序就应该没问题的。这个程序在我自己的板子上运行过能正常测温,温度显示到小数点两位。
counter
- 基于CPLD的计数器 实现光纤测距,包含与单片机的时序控制 Verilog 实现 通过仿真
计数器控制周期性写时序
- 50MHz的晶振频率,可以产生50MHz的计数器。每个计数周期代表20ns。 每毫秒产生一个写脉冲,意味着20000个时钟为一个大循环,换成二进制,需要15位的计数器,计到19999强制归零。 不可能产生30ms的准确写宽度,最小只能用两个周期产生40ms宽的写脉冲。
18b20_12mhz
- ds1820的汇编语言控制温度,用单片机52系列实现,对时序又严格要求-ds1820 of assembly language to control the temperature, with 52 series single-chip realization has strict requirements on the timing
MG_12864_2
- 讨论如何利用软件控制 !"#$## &$ ’# 液晶显示模块时序(采用 )*+ 语言编程(驱动 液晶模块实现并行传输方式的字符#汉字以及图形显示$具体阐述了 !"#$## !$ ’# 液晶显示 模块与单片机 ,-./0*1 的并行接口电路和软件编程方法$ 关键词"!"#$## &$ ’# 液晶显示模块 0-2/1$ 控制器 ,-./0*1 单片机 )*+ 编程-How to control the time s equence of LM3033B- 0BR3 LCD module
crystaldisplay
- 通过拔码开关控制FPGA在液晶显示器上实现汉字的显示,其中涉及到一些时序控制-FPGA switch control code by removing the liquid crystal display to achieve the display of Chinese characters, which involves a number of sequential control
20080108103305384
- 本系统是采用EDA技术设计的一个简易的八音符电子琴和音乐发生器,该系统基于计算机中时钟分频器的原理,采用自顶向下的设计方法来实现,它可以通过按键输入来控制音响。系统由乐曲自动演奏模块、乐器演示模块琴/乐功能选择模块、音调发生模块和数控分频模块五个部分组成。系统实现是用硬件描述语言VHDL按模块化方式进行设计,然后进行编程、时序仿真、整合。本系统功能比较齐全,有一定的使用价值.-The system is designed using EDA technology with a simple ei
I2C_Controller
- 标准i2c时序,能配置各种I2C控制的芯片- standard I2C timing
LCD
- LCD显示电路系统 接收平板图像处理器输出的24位(或48位)平板图像显示数据,经内部时序控制电路转换后,驱动LCD屏显示出正确的视频图像-LCD display circuit system The image processor receives the output plate 24 (or 48 bits) flat-panel picture display data converted by the internal timing control circuit, the d
led
- 定时器控制LED灯由单片机内部定时器1,按方式1工作,即作为16位定时器使用每0.05秒钟T1溢出中断一次。P1口的P1.0-P1.7分别接八个发光二极管。编写程序模拟时序控制装置。开机后第一秒钟L1,L3亮,第二秒钟L2,L4亮,第三秒钟L5,L7亮,第四秒钟L6,L8亮,第五秒钟L1,L3,L5,L7亮,第六秒钟L2,L4,L6,L8亮,第七秒钟八个LED灯全亮,第八秒钟全灭,以后又从头开始,L1,L3亮,然后L2,L4亮……一直循环下去。 -LED lights a timer con
Step-motor
- 关于步进电机的单片机实现,实现转速等等的控制,正反转控制等等,利用电子电路,将直流电变成分时供电的,多相时序控制电流,用这种电流为步进电机供电,步进电机才能正常工作,驱动器就是为步进电机分时供电的,多相时序控制器 -On-chip stepper motor, achieving speed control, etc., etc. Reversible control, acceleration and deceleration acceleration and deceleration acc
雷达时序控制
- verilog编程 雷达所有时序控制系统 基于Quartus II 实现 QPF整个工程
EDA
- 采用一种基于FPGA的IIR数字滤波器的设计方案,通过QuartusⅡ的设计平台,采用自顶向下的模块化设计思想将整个IIR数字滤波器分为:时序控制、延时、补码乘加和累加四个功能模块。分别对各模块采用VHDL进行描述后,进行了仿真和综合。-IIR digital filter using a FPGA-based design, analyzes the theory and design method of IIR digital filter, then through QuartusⅡ de
AD0809
- AD0809 时序控制部分程序清单 纯手工实现性强-AD0809 timing control part of the list of procedures to achieve strong manual
traffic_control1
- (1) 学习和掌握了解分频电路、通用同步计数器、异步计数器的使用方法; (2) 理解Moore和Mealy两种状态机的一般编程方法,能够按工程控制需求设计相应的逻辑和时序控制程序。 以开发板上的六盏LED小灯模拟,三盏小灯模拟一个方向的红黄绿交通灯灯,用VHDL语言编程实现红绿交通灯控制程序。 -(1) to learn and master the understanding of frequency division circuit, universal synchronous
FPGA-Traffic-Light-Controller
- (1) 学习和掌握了解分频电路、通用同步计数器、异步计数器的使用方法; (2) 理解Moore和Mealy两种状态机的一般编程方法,能够按工程控制需求设计相应的逻辑和时序控制程序。 以开发板上的六盏LED小灯模拟,三盏小灯模拟一个方向的红黄绿交通灯灯,用VHDL语言编程实现红绿交通灯控制程序。 -(1) to learn and master the understanding of frequency division circuit, universal synchronous