搜索资源列表
xingnengtest
- 性能测试中,需要: 1、对网络传输实际数据流量的测试; 2、生成具有指定流量和类型的网络数据流; 3、CPU资源使用情况的测试; 4、存储器使用情况的测试; 以WIDOWS系统为例,说明以上各部分从技术上如何编程实现这些工具,给出详细设计文档;-performance testing, the need for : 1, the network transmission of the actual data flow testing; 2. Gen
DSP
- An artical talk about stepper design. The cpu is DSP.
KEILRTX51
- RTX51是一个适用于8051 家族的实时多任务操作系统。RTX51使复杂的系统和软件设计 以及有时间限制的工程开发变得简单。RTX51是一个强大的工具,它可以在单个CPU上管理 几个作业(任务)。RTX51有两种不同的版本-RTX51 for 8051 are a family of real-time multi-tasking operating system. RTX51 to make complex systems and software design, as well a
rom
- design a module (ROM)in design simple CPU
ram_sp_sr_sw
- ROM using file.suite in design a simple CPU
ram_dp_sr_sw
- suite in design a simple CPU
LCD-Drive-and-control-based-on-NIOSII
- 本文介绍了一种基于NIOS II软核处理器实现对LCD-LQ057Q3DC02控制的新方法。在设计中利用FPGA的Altera的SOPC Builder定制NIOS II软核处理器及其与显示功能相关的“软” 硬件模块来协同实现显示控制的软硬件设计。利用SOPC技术,将NIOS II CPU和LCD控制器放在同一片FPGA中,解决了通常情况下必须使用LCD 控制专用芯片才能解决LCD显示的问题。-This article describes an approach based on NIOS II
MPSoC_NoC
- 基于fpga的多核cpu设计研究,包含5个设计思路。-Research on multi-core design.
USB_PS2_MOUSE_design
- 用4BIT OTP单片机实现USB/PS2 MOUSE的设计 USB 低速设备的设计发展到现在已经有了相当的成熟度。 各家IC公司都推出了USB DEVICE端的解决方案, 一般以8 BIT CPU CORE + USB SIE为主流构架。 SH69P04是中颖电子(Sinowealth)本着丰富USB产品应用,降低USB IC成本而设计的4BIT OTP单片机, 用以开发USB DEVICE设备。-the design of usb or PS2 mouse
rjwxdpt
- 软件无线电技术是用于卫星导航和第三代移动通信(3G) 数据处理和计算的最优解决方案。运用基于FPGA的So PC 嵌入式设计方法构造软件无线电系统,提高了对动态实时信号的处理能力。设计完成无线通信体系结构,以及ADC 模数转换,数字下变频,CPU 中央处理器,DSP 运算单元,PCI 桥以及数据控制等模块的详细组成。相对于目前常规系统,该系统在功耗和体积方面可节省30 以上,对高速数据流的处理和计算能力有显著提高,可以应用于Cellular/ PCS 基站,GPS 抗干扰接收机,相控阵接收机,频
PLM
- SoC中CPU总线一般采用应答机制,是非实时的,数据的处理采用中断响应机制以发挥效率。处理特定实时数据并没有固定的延时与稳定的吞吐率,因此需要设计一个模块来处理实时数据到非实时总线之间的平滑过度问题。作者以此模块设计为例,阐述非实时总线中实时数据切换的设计理念与几个实用技术。-SoC, CPU buses generally use response mechanism, non-real-time, data processing using interrupt response mechan
TLC0834InterfaceDesign
- TLC0834是TI公司生产的八位逐次逼近模数转换器,具有输入可配置的多通道多路器和串行输入方式。文中以AT89C51 CPU为核心,采用LTC0834八位串行A/D转换器设计了一个可将模拟信号转换为数字信号的电路。-TLC0834 is a TI company eight successive approximation ADC with a configurable multi-channel input multiplexer and serial input method. Text
example1
- 采用nios2的嵌入式数字钟的设计与实现,首先使用quartus2中的sopc builder设计CPU内核,然后在nios2中庸C语言来实现数字钟的功能--Embedded digital clock with nios2 the design and implementation, the first to use quartus2 the sopc builder design CPU core, and then nios2 Mean C language function digita
RS485PC
- 基于RS-485总线的多CPU控制系统的设计与实现.pdf-RS-485 bus based multi-CPU control system design and implementation. Pdf
CPU_design_report
- CPU设计与实践实验报告 70多页,详细说明各模块工作原理-cpu design report
Eight-CPU-design-based-on-FPGA-
- 本文对经典算法Canny算子和基于模糊理论的边缘提取方法进行理论分析、仿真实验和性能对比。最后对两种方法进行对比评价。图像边缘提取性能的评价标准主要包括主观和客观方法。-In this paper, the classical algorithm Canny operator and edge extraction method based on fuzzy theory theoretical analysis, simulation and performance comparison. F
Mico8-design-flow_
- lattice mico8内部中文培训资料,开源cpu-lattice mico8 Education and training
five-cpu-project
- 在logisim平台或FPGA开发板 设计一款支持特定指令系统的5段流水CPU。 -In logisim platform or FPGA development board to design a support 5 of CPU specific instruction pipeline system.
hard-wired-controllers
- 计算机组成原理课程综合设计 硬连线控制器的常规CPU设计 北京邮电大学-Integrated Principles of Computer Organization course design - conventional hardwired controller CPU design Beijing University of Posts
cpu
- 简易处理器要求,应用QUARTUS软件和模块化、层次化的设计方法进行设计, 对各模块进行必要的仿真验证。-Simple processor requirements, the application of QUARTUS software and modular, hierarchical design method for design, Simulation and verification are carried out for each module.