CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 文档资料 搜索资源 - pin

搜索资源列表

  1. proteus

    0下载:
  2. 基本概念 (read-out)单位被限制在1 thou。坐标原点位于工作区的中间,所以既有正坐标值,又有负坐标值。坐标位置指示器位于屏幕的右下角。 一旦实时捕捉(Real-Time Snap)功能使能,当鼠标指针指向管脚末端或者导线时,X、Y坐标之一或二者都被加亮显示,加亮显示说明鼠标指针位置已经被捕捉。例如,如果鼠标指针在一条横线附近,它将会被捕捉到Y轴,Y坐标将会被加亮。 屏幕外观(SCREEN LAYOUT) 概述(Introduction) 整个屏幕被分成三个区域——
  3. 所属分类:Document

    • 发布日期:2017-04-03
    • 文件大小:436484
    • 提供者:班小栓
  1. ADC0804

    0下载:
  2. 详细介绍ADC0804的管脚,及应用举例 10位并口模数转换芯片-ADC0804 pin details and Application For 10-bit parallel analog-to-digital conversion chip
  3. 所属分类:Project Design

    • 发布日期:2017-03-25
    • 文件大小:127080
    • 提供者:zoudesheng
  1. AD603

    0下载:
  2. 可控程控滤波芯片,可实现0—40DB范围的增益可控,可通过引脚接法不同,实现不同的带宽。-The AD603 is a low noise, voltage-controlled amplifier for use in RF and IF AGC systems. It provides accurate, pin selectable gains of –11 dB to+31 dB with a bandwidth of 90 MHz or +9 dB to+51 dB wit
  3. 所属分类:Document

    • 发布日期:2017-03-30
    • 文件大小:204332
    • 提供者:hustckm
  1. TestCPU

    0下载:
  2. this source support for 89c51RD2 ( PLCC 44 pin)
  3. 所属分类:software engineering

  1. inverter

    0下载:
  2. 转载 变频器电路常用IC引脚功能图,总结了多家变频器上常用的芯片-Reprint IC pin inverter circuit diagram used to sum up a number of commonly used converter on the chip
  3. 所属分类:Project Design

    • 发布日期:2017-03-24
    • 文件大小:395499
    • 提供者:田德文
  1. nRF24L01P_Product_Specification_1_0

    0下载:
  2. 单片2.4ghzISM频道2Mbps高速无线通信芯片nrf24l01+说明书-- Drop in compatible with the nRF24L01 - Worldwide 2.4GHz ISM band operation - Up to 2 Mbps on-air data rate - Ultra low power operation and advanced power management - 11.3mA peak TX cur
  3. 所属分类:Communication

    • 发布日期:2017-03-27
    • 文件大小:990763
    • 提供者:张进
  1. pic40readyboard

    0下载:
  2. this development board using pic 40pin. the board include power supply, 4 leds, adc input, header 10pin and 40 pin,-this is development board using pic 40pin. the board include power supply, 4 leds, adc input, header 10pin and 40 pin,...
  3. 所属分类:Document

    • 发布日期:2017-04-04
    • 文件大小:294271
    • 提供者:buingocthang
  1. d70p

    0下载:
  2. SONY D70P针脚说明书,和控制协议介绍-SONY D70P pin descr iption, and the control protocol descr iption
  3. 所属分类:Document

    • 发布日期:2017-06-09
    • 文件大小:16054638
    • 提供者:杜强
  1. 25128901

    0下载:
  2. Low Pin Count Interface Specification, Revision 1.1 (LPC)
  3. 所属分类:Project Design

    • 发布日期:2017-04-24
    • 文件大小:380741
    • 提供者:张恒
  1. TPLINK

    0下载:
  2. 这个是TP-LINK的无线密码破解方法,让大家可以免费上网,好技术,大家一起研究吧~-This is a TP-LINK' s wireless password cracking way to let everyone free Internet access, good technology, we study together bar ~
  3. 所属分类:File Formats

    • 发布日期:2017-03-29
    • 文件大小:261068
    • 提供者:梁栋
  1. Szdlcx

    0下载:
  2. 常用数字集成电路查询软件,PPT格式,用PowerPoint2003播放器打即可查询常用常用数字集成电路的参数及管脚功能等.-Digital integrated circuits commonly used query software, PPT format, with PowerPoint2003 player can play digital ICs commonly used query parameters and pin functions.
  3. 所属分类:File Formats

    • 发布日期:2017-04-09
    • 文件大小:1147837
    • 提供者:黄军
  1. Joseph

    0下载:
  2. 编号为1,2,3,…,n的n个人按顺序针方向围坐一张圆桌旁,每个人手中持有 一个密码(正整数)。首先输入一个正整数作为报数上限值m,然后,从第一个人开始按顺序针方向自1开始顺序报数,报到m的人离开桌子,并将他手中的密码作为新的m值,从顺序针方向的下一个就坐在桌旁的人开始重新从1报数,如此下去,直至所有人全部离开桌旁为止。 算法思想: 用单循环链表来解决这一问题,实现的方法首先要定义链表结点,单循环链表的结点结构与一般单链表的结点结构完全相同,只是数据域用一个整数来表示;然后将它们组成
  3. 所属分类:software engineering

    • 发布日期:2017-04-05
    • 文件大小:629
    • 提供者:冬冬
  1. ZTE_ME3000_module_technical_specifications

    0下载:
  2. ZTE s ME3000 GSM module technical specifications, included pin out diagram of the module, power supply reference design and hardware spec.
  3. 所属分类:Communication

    • 发布日期:2017-04-01
    • 文件大小:382608
    • 提供者:Jim
  1. LM358

    0下载:
  2. lm358 opamp pin details and example circuit details
  3. 所属分类:Project Design

    • 发布日期:2017-04-01
    • 文件大小:231193
    • 提供者:guru
  1. Accumulator_ADD_SUB_8bit

    0下载:
  2. Adder/Subtractor for 8-bit (with full interface with FPGA board and pin assignment)
  3. 所属分类:Project Design

    • 发布日期:2017-03-28
    • 文件大小:392388
    • 提供者:ahmed
  1. SPI-

    0下载:
  2. 模拟spi驱动flash SO:串行数据输出脚,在一个读操作的过程中,数据从SO脚移位输出。在时钟的下降沿时数据改变。 SI: 串行数据输入脚,所有的操作码、字节地址和数据从SI脚写入,在时钟的上升沿时数据被锁定。 SCK:串行时钟,控制总线上数据输入和输出的时序。 /CS :芯片使能信号,当其为高电平时,芯片不被选择,SO脚为高阻态,除非一个内部的写操作正在进行,否则芯片处于待机模式 当引脚为低电平时,芯片处于活动模式,在上电后,在任何操作之前需要CS引脚的一个从高
  3. 所属分类:Document

    • 发布日期:2017-03-28
    • 文件大小:21384
    • 提供者:小文
  1. Advanced_Verilog_Design

    0下载:
  2. 以Lattice 器伴为例,描述如何在Verilog中指定管脚属饪功能(OE,RESET,IO CELL寄存器,双向IO,Latch IO,管脚Pin number, synthesis属性,输出电气规格...),状态机的使用,及其它Verilog进阶功能-With Lattice devices for example, it describes how to specify the pin function in Verilog (OE, RESET, IO CELL register, b
  3. 所属分类:software engineering

    • 发布日期:2017-04-05
    • 文件大小:127413
    • 提供者:Tim
  1. THXS3EI-I_FPGA_boardfinal

    0下载:
  2. fpga实验版全面介绍附vga的实验程序。管脚附图,功能介绍-fpga experimental version of a comprehensive descr iption of the experimental procedure attached to vga. Pin drawings, Function
  3. 所属分类:Communication

    • 发布日期:2017-04-01
    • 文件大小:540466
    • 提供者:burt
  1. anjian

    0下载:
  2. (1)每按下一次开关SP1,计数值加1,通过P0端口的P0.0到P0.3显示出其的二进制计数值; (2)上电的时候,L1接在P0.0管脚上的发光二极管在闪烁,当每一次按下开关SP1的时候,L2接在P0.1管脚上的发光二极管在闪烁,再按下开关SP1的时候,L3接在P0.2管脚上的发光二极管在闪烁,再按下开关SP1的时候,L4接在P0.3管脚上的发光二极管在闪烁,再按下开关SP1的时候,又轮到L1在闪烁了,如此轮流下去。 -(1) Every pressing a switch SP1, c
  3. 所属分类:software engineering

    • 发布日期:2017-04-16
    • 文件大小:25190
    • 提供者:黄新诚
  1. ad0804

    0下载:
  2. 该文章描述了芯片ADO8O4的功能,引脚功能,模块电路都有讲解-The article describes the functions of the chip ADO8O4, pin function, module circuits are explained
  3. 所属分类:Project Design

    • 发布日期:2017-04-03
    • 文件大小:526748
    • 提供者:zhongweijia
« 1 2 3 45 6 7 8 9 10 ... 16 »
搜珍网 www.dssz.com