CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 文档资料 搜索资源 - quartus

搜索资源列表

  1. DDS

    0下载:
  2. 分频器,利用quartus软件或者modelsim软件对频率进行分频,也可在硬件上观察出对信号的分频-Frequency divider, quartus software or modelsim software is used to analyse the frequency divider, can also be used on hardware to detect the signal frequency division
  3. 所属分类:software engineering

    • 发布日期:2017-12-15
    • 文件大小:1024
    • 提供者:梁晴
  1. 1

    0下载:
  2. 编写本流程的目的是: 在于规范整个设计流程,实现开发的合理性、一致性、高效性。 形成风格良好和完整的文档。 实现在FPGA不同厂家之间以及从FPGA到ASIC的顺利移植。 便于新员工快速掌握本部门FPGA的设计流程。 由于目前所用到的FPGA器件以Altera的为主,所以下面的例子也以Altera为例,工具组合为 modelsim + LeonardoSpectrum/FPGACompilerII + Quartus,但原则和方法对于其他厂家和工具也是基本适用的。(The pu
  3. 所属分类:文章/文档

    • 发布日期:2017-12-21
    • 文件大小:30720
    • 提供者:spring_dawn
  1. laba1.3

    0下载:
  2. laba 1/4 quartus 2 fdvgbhnjmk,
  3. 所属分类:文章/文档

    • 发布日期:2017-12-28
    • 文件大小:1099776
    • 提供者:kna
  1. FPGA

    0下载:
  2. 使用fpga,通过quartus软件,对其进行功能的实现(Use FPGA and implement its function through quartus software)
  3. 所属分类:软件设计/软件工程

    • 发布日期:2018-01-10
    • 文件大小:1524736
    • 提供者:Locho
  1. ALU

    0下载:
  2. quartus ii 13.0 based,74181 vhdl code implementation
  3. 所属分类:文章/文档

    • 发布日期:2018-01-10
    • 文件大小:2112512
    • 提供者:cccwe1
  1. 静态时序分析基本原理和时序分析模型

    0下载:
  2. ALTERA公司官方发布的静态时序分析方法,对初学者很有帮助(ALTERA's official static timing analysis method is helpful for beginners)
  3. 所属分类:文章/文档

    • 发布日期:2018-04-22
    • 文件大小:333824
    • 提供者:哈哈凸
  1. tablet

    0下载:
  2. Quartus II 13 patch codes
  3. 所属分类:文章/文档

    • 发布日期:2018-04-29
    • 文件大小:27648
    • 提供者:IVE0
  1. EDA设计II实验报告

    1下载:
  2. 实验用quartusⅡ9.0软件设计一个多功能的数字时钟,具有24小时计时、保持、清零、校分校时、整点报时等基本功能,并在此基础上添加了闹钟、音乐闹钟、秒表等附加功能。同时,利用quartusⅡ进行相应的设计、仿真、调试,最后下载到SmartSOPC实验系统上验证设计的正确性。
  3. 所属分类:报告论文

  1. crc编码

    0下载:
  2. 基于quartus的crc编码,可能有错误,本人也不太会
  3. 所属分类:编程文档

    • 发布日期:2020-04-22
    • 文件大小:701952
    • 提供者:MQQ666
  1. 计算机组成原理课程设计

    0下载:
  2. 课程设计题目: 设计实现一个指令字长8位的简单CPU,该机有4条指令,寻址方式至少2种,至少2条双操作数指令    课程设计环境: Quartus II、ModelSim-Altera、FPGA开发板 课程设计内容: 设计实现一个指令字长8位的简单CPU,该机有4条指令,寻址方式至少2种,至少2条双操作数指令。所设计的系统能调试通过,进行仿真测试后在FPGA开发板上运行一段程序,通过检查程序结果的正确性来判断所设计计算机系统的正确性。 设计过程: 包含以下设
  3. 所属分类:报告论文

« 1 2 ... 4 5 6 7 8 9»
搜珍网 www.dssz.com