CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - 五级流水

搜索资源列表

  1. MIPS五级流水线模拟程序

    0下载:
  2. MIPS五级流水线模拟程序,能执行简单的MIPS指令,模拟流水线状态及寄存器结果,实现cpu流水的概念-MIPS five-level stream-line simulation program, this program can execute simple MIPS instruction, simulat stream-line s status and register result, and it implements stream-line of cpu.
  3. 所属分类:Windows编程

    • 发布日期:2008-10-13
    • 文件大小:237275
    • 提供者:黄欣
  1. CPU

    1下载:
  2. verilog编写CPU: 1. 哈佛存储器结构,大端格式; 2. 类MIPS精简指令集,支持子程序调用和软中断; 3. 实现了乘除法; 4. 五级流水线,工作频率可达80MHz(每个时钟周期一条指令,不计流水线冲突)。 -MIPS like CPU using verilog
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2015-11-19
    • 文件大小:16978
    • 提供者:yk
  1. pipeline_code

    0下载:
  2. 实现了MIPS五级流水CPU,用verilog语言实现-MIPS CPU verilog
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-16
    • 文件大小:15372
    • 提供者:王博千
  1. cpu_cache_interrupt

    0下载:
  2. verilog写的CPU 五级流水 带cache 中断-the the CPU five water with verilog to write cache interrupt
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-12-01
    • 文件大小:48685
    • 提供者:王久力
  1. CPUdesign

    0下载:
  2. 32位MIPS五级流水CPU,实现了基本指令功能,结构完整,讲解清晰。-32bitCUP design
  3. 所属分类:Other systems

    • 发布日期:2017-05-14
    • 文件大小:3567438
    • 提供者:杨硕
  1. LFYY_cpu

    0下载:
  2. 建议CPU五级流水,带有指令寄存器cache,处理数据冒险-code for cpu mips with cache
  3. 所属分类:Other systems

    • 发布日期:2017-04-24
    • 文件大小:11973
    • 提供者:liguangye
  1. CPU

    0下载:
  2. 运用vhdl硬件描述语言在quartus II开发环境下独立设计与实现了基于精简指令集的五级流水线CPU的设计与实现。该流水CPU包括:取指模块,译码模块,执行模块,访存模块,写回模块,寄存器组模块,控制相关检测模块,Forwarding模块。该CPU在TEC-CA实验平台上运行,并且通过Debugcontroller软件进行单步调试,实验表明,该流水线CPU消除了控制相关、数据相关和结构相关。-Using vhdl hardware descr iption language developm
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:822262
    • 提供者:wang
  1. p5_clean

    0下载:
  2. 支持20条指令的五级流水cpu,北航计算机组成p5实验(A five level pipelining CPU that supports 20 instructions)
  3. 所属分类:Windows编程

  1. pcpu_li

    0下载:
  2. 实现了一个基于MIPS的简单16位CPU(realize a simple 16-bit cpu based on MIPS)
  3. 所属分类:嵌入式/单片机/硬件编程

    • 发布日期:2018-04-30
    • 文件大小:23457792
    • 提供者:taylover96
  1. Final_final_test

    1下载:
  2. 五级流水CPU设计 流水线是数字系统中一种提高系统稳定性和工作速度的方法,广泛应用于高档CPU的架构中。根据MIPS处理器的特点,将整体的处理过程分为取指令(IF)、指令译码(ID)、执行(EX)、存储器访问(MEM)和寄存器会写(WB)五级,对应多周期的五个处理阶段。一个指令的执行需要5个时钟周期,每个时钟周期的上升沿来临时,此指令所代表的一系列数据和控制信息将转移到下一级处理。(Five level flow CPU design)
  3. 所属分类:其他

搜珍网 www.dssz.com