CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - loop

搜索资源列表

  1. si4133-datasheet

    0下载:
  2. 该Si4133是一个单片集成电路,既执行IF和双频 RF合成为无线通信应用。在Si4133 包括三个和VCO,环路滤波器,参考和VCO分频器,相位 探测器。除法和可编程掉电设置与threewire 串行接口。-The Si4133 is a monolithic integrated circuit, both the implementation of the IF and dual-band RF synthesis for wireless comm
  3. 所属分类:Project Design

    • 发布日期:2017-03-31
    • 文件大小:469508
    • 提供者:峰之巅
  1. PLL_1

    0下载:
  2. Block model of a phase locked loop implemented in Simulink. Step 1 of a series of 5 developed models.
  3. 所属分类:Project Design

    • 发布日期:2017-04-01
    • 文件大小:6547
    • 提供者:dirome
  1. PLL2

    0下载:
  2. Block model of a phase locked loop implemented in Simulink. Step 2 of a series of 5 developed models.
  3. 所属分类:Project Design

    • 发布日期:2017-04-01
    • 文件大小:3251
    • 提供者:dirome
  1. PLL3

    0下载:
  2. Block model of a phase locked loop implemented in Simulink. Step 3 of a series of 5 developed models.
  3. 所属分类:Project Design

    • 发布日期:2017-04-14
    • 文件大小:5527
    • 提供者:dirome
  1. time_model_PLL

    0下载:
  2. Block model of a phase locked loop implemented in Simulink. Step 4 of a series of 5 developed models.
  3. 所属分类:Project Design

    • 发布日期:2017-04-15
    • 文件大小:6672
    • 提供者:dirome
  1. time_model_PLL1

    0下载:
  2. Block model of a phase locked loop implemented in Simulink. Step 5 of a series of 5 developed models.
  3. 所属分类:Project Design

    • 发布日期:2017-04-15
    • 文件大小:6793
    • 提供者:dirome
  1. wtut_sc

    0下载:
  2. DCM includes a clock delay locked loop used to minimize clock skew for Spartan-3, Virtex-II, Virtex-II Pro, and Virtex-II Pro X devices. DCM synchronizes the clock signal at the feedback clock input (CLKFB) to the clock signal at the input clock
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-27
    • 文件大小:106637
    • 提供者:shad
  1. costas

    1下载:
  2. Recovery phase with recursive Costas loop. Bpsk symbols to demodulate
  3. 所属分类:Algorithm

    • 发布日期:2017-03-29
    • 文件大小:574
    • 提供者:kk
  1. BUCK_clsloop

    0下载:
  2. these excellent buck converter topology of closed loop which was built was built in simulink.
  3. 所属分类:Energy industry

    • 发布日期:2016-06-29
    • 文件大小:11039
    • 提供者:suresh
  1. synchronization

    5下载:
  2. 利用matlab仿真实现载波的平方环载波同步,costas环载波同步和符号同步.-achieved quadratic loop carrier synchronization, costas loop synchronization and symbol synchronization within matlab
  3. 所属分类:GPS编程

    • 发布日期:2014-03-16
    • 文件大小:3720
    • 提供者:宋宁辉
  1. CarrieRecoveryUsingaSecondOrderCostasLoop

    0下载:
  2. Carrier Recovery Using a Second Order Costas Loop
  3. 所属分类:Document

    • 发布日期:2017-04-17
    • 文件大小:208198
    • 提供者:jack
  1. msp430f149dpj

    0下载:
  2. 利用MSPd30F149 单片机和AIM21电流环芯片,通过简单的压频转换(多谐振荡器)电路实现了基于电客式差压 传感器的智能差压变送器设计。该设计的特点是利用压频转换电路取代了A/D模块,以极低的产品价格达到了较高的 系统测量精度。采用软件与硬件相结合的信号处理技术,实现了基于HART协议现场总线技术的差压模拟量的测量,通 过进一步采用CPLD器件的量化延时测频技术,将可以达到比传统A/D器件更高的压力测量精度。智能差压变送器;HART协议现场总线;MSP430F149;AIM21
  3. 所属分类:Project Design

    • 发布日期:2017-03-23
    • 文件大小:151322
    • 提供者:别问
  1. synchronization

    1下载:
  2. 采用AFC技术来锁定频,采用Garden技术进行定时恢复,采用Costas环进行相位的锁定-Use technology to lock the frequency of AFC, using Garden timing recovery techniques using Costas loop for phase locking
  3. 所属分类:matlab

    • 发布日期:2017-03-24
    • 文件大小:3124
    • 提供者:caomin
  1. Carrier_Recovery_Using_a_Second_Order_Costas_Loop.

    0下载:
  2. 本文详细的介绍了一个数字科斯塔环的具体实现,并且附有matlab仿真代码,基于AM调制,以及希尔伯特变换-This paper introduces a concrete realization of digital Costas loop, and with matlab simulation code, based on AM modulation, as well as the Hilbert transform
  3. 所属分类:Document

    • 发布日期:2017-03-26
    • 文件大小:242282
    • 提供者:hejie
  1. PID

    0下载:
  2. 飞思卡尔智能车光电组程序,可实现闭环PID控制,并且用MATLAB实现了直线拟合-Freescale' s Smart Car photoelectric set of programs that can be realized closed-loop PID control
  3. 所属分类:嵌入式/单片机编程

    • 发布日期:2013-01-12
    • 文件大小:379648
    • 提供者:ralfwang33
  1. BLDC_MOTO_DRIVER

    0下载:
  2. 学习三相无感无刷(BLDC)电机的基础驱动程序和电路.应用实例为迈拓40G硬盘的主轴电机.改变输入电压可以改变转速.如应用自动控制,可以用pwm来控制输入电压来达到速度控制.如有闭环反馈,即可实现恒速运转-Learning without a sense of three-phase brushless (BLDC) motor driver and circuit basis. Application examples for the Maxtor 40G hard disk spindle
  3. 所属分类:SCM

    • 发布日期:2017-03-28
    • 文件大小:56147
    • 提供者:王海涛
  1. Acc6-1-1

    0下载:
  2. 直流电机闭环调速,可以通过仿真看到输入、输出之间的关系,可以进一步的了解PID在控制过程中的作用,通过该程序和仿真平台很容易看到效果-Closed-loop DC motor speed control, you can see the simulation input and output relationship between the PID can be a better understanding of the role in the control process, through
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-03-31
    • 文件大小:3471
    • 提供者: 朱少少
  1. Digital_Costas_loop_in_FPGA_Design_and_Implementat

    0下载:
  2. 全数字Costas环在FPGA上的设计与实现-Digital Costas loop in FPGA, Design and Implementation
  3. 所属分类:Project Design

    • 发布日期:2017-03-29
    • 文件大小:273902
    • 提供者:王新雨
  1. loop-gainKalmanfiltersourcecodepackage

    1下载:
  2. 自己编写的一个循环增益卡尔曼滤波程序包,用于对机动目标进行检测和跟踪的滤波算法,给出目标数学模型和噪声模型,仿真后给出平均观测误差。程序里相应位置有标有注释。供做雷达机动目标检测和跟踪方面研究的人员参考。-I have written a loop-gain Kalman filter package, used for maneuvering target detection and tracking of the filter algorithm, given objective mathe
  3. 所属分类:Other systems

    • 发布日期:2017-03-24
    • 文件大小:12016
    • 提供者:王宗鑫
  1. DCCL

    0下载:
  2. DC motor control for closed loop using cc studio for 2407 DSP-DC motor control for closed loop using cc studio for 2407 DSP..
  3. 所属分类:DSP program

    • 发布日期:2017-03-31
    • 文件大小:37067
    • 提供者:siva
« 1 2 3 4 56 7 8 9 10 ... 50 »
搜珍网 www.dssz.com