搜索资源列表
S3Demo
- 用FPGA模拟VGA时序、模拟PS/2总线的键盘接口VHDL源代码,基于Xilinx spartan3-VGA FPGA timing simulation, simulation PS / 2 keyboard interface bus VHDL source code, Based on Xilinx spartan3
mouse_control
- 1、 用FPGA实现PS/2鼠标接口。 2、 鼠标左键按下时十字形鼠标图象的中间方块改变颜色,右按下时箭头改变颜色。 3、 Reset按键:总复位。 -one with FPGA PS / 2 mouse interface. 2, the left mouse button pressed cruciform images in the middle mouse to change the color box, press the right arrow at the change
fx2_ps_config
- 我写的一个用fx2芯片用ps方式对altera的fpga进行配置的一个程序,包括pc端和fx2固件的源码
EXPT12_11_Ps2Key
- 基于fpga和sopc的用VHDL语言编写的EDA的PS/2鼠标键盘控制模块
EXPT12_12_VGAgame
- 基于fpga和sopc的用VHDL语言编写的EDA的PS/2鼠标与VGA控制模块
EP1C6_12_12_VGAgame
- 基于fpga和sopc的用VHDL语言编写的EDA的PS/2和VGA控制显示控制器
cfg_cyclone_fpga
- 采用CPLD来培植ALTERA公司的CYCLONE系列FPGA,(AS,PS,FAS)可选
USRP_REV_4_2
- 软件无线电USRP v4.2版本硬件原理图,包括clock、debug board、fpga、interface、power等部分,有pdf、sch、ps等多种格式。
altera_up_avalon_ps2
- 花了半个月才改好的Atera DE1/DE2 ps2 IP 驱动核。放在FPGA工程目录下可以直接使用。本IP能够驱动PS/2键盘和鼠标。使用时只要调用HAL目录下的文件即可以直接使用!
ps2_ipcore_design
- 电子测量技术 ELECTR0NIC MEASI瓜EMENT TECHN0L0GY 第29卷第3期 2006年6月 PS/2设备接口IP核设计 王 豪黄启俊常 胜 (武汉大学物理学院微电子与固体电子学实验室武汉430072) 摘要:用Verilog硬件描述语言实现了PS/2设备接口的II)核设计,详细描述了II)核的结构划分和各模块的 设计思想,并在FPGA上进行验证。结果表明此 核功能正确,可以方便地在SOPC系统中复用。
LPT.rar
- 实现开漏输出的并口,支持3.3V或5V,支持FPGA 的PS 配置功能。8位配置数据 自动移位输出,输入时钟24MHz,产生1MHz配置时钟。8位CPU数据总线接口, 11位地址总线。支持IO 的置位清除功能。,The realization of open-drain output of the parallel port, support 3.3V or 5V, support for FPGA configuration of the PS function. 8-bit config
ps2scan
- 利用FPGA接受PS/2键盘的信号,并且识别按键键值,以16位输出出去-Using FPGA to accept PS/2 keyboard signal, and to identify key key, out of 16-bit output
ps2键盘接口
- 基于Xilinx Spartan3E的ps/2键盘接口,能够把键值传送到FPGA上并在LCD上显示-Xilinx Spartan3E based on the ps/2 keyboard interface, be able to send to the FPGA on the keys and LCD display
ps2interface
- this a fpga sparttan 3e based project in which i have made a game based on vga interface . this file is the supporting file for ps/2 interface .-this is a fpga sparttan 3e based project in which i have made a game based on vga interface . t
AlteraFPGA
- FPGA配置,CPS4,AS MODE,PS MODE, JTAG MODE -FPGA config
Altera_UP_PS2
- Altas default hardware files for PS/2 connection between FPGA and the host(device).
clock
- 一个简单的FPGA时钟,里面有PDF说明~-A simple clock sample. There exists a PDF statement files in it. If there exists any problem please contact me.
zcu102_exp_1
- 给予Xilinx系列zcu102开发板,完成了一个基本的project,实现了PS 端对PL 端的控制,并在PL端自己生成IP,是初学者很好的学习模板。(Xilinx series zcu102 development board, completed a basic project, the PS end to the PL control, and the PL end of the generation of IP, is a good learning template for begi
A4_Mod_Top
- 多终端点歌系统实验,我们可以使用串口外设发送0~9这10个数字控制蜂鸣器发出不同的音调,可以使用PS/2外设发送0~9这10个数字控制蜂鸣器发出不同的音调,还可以使用红外外设发送0~9这10个数字控制蜂鸣器发出不同的音调。(Multi terminal point song system experiment, we can use the serial port peripherals to send 0~9 10 numbers to control the buzzer to send d
fpga数据传输
- 将ad采集数据传输到pl端,通过AXI总线传输到PS端的DDR中,通过网口传输。