CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 会员管理中心 查看会员资料

查看会员资料

用 户 名:吉***

发送消息
  • Email:
    用户隐藏
  • Icq/MSN:
  • 电话号码:
  • Homepage:
  • 会员简介:

最新会员发布资源

  1. javacalc

    0下载量:
  2. 3.设计一个数据宽度8bit,深度是16的异步FIFO(读写时钟不相同), 当读写时钟的频率分别为wrclk=40MHz、rdclk=20MHz时,仿真其逻辑波形。25,50 当读时钟比写时钟快时(wrclk=20MHz,rdclk=40MHz), 如何保证读出的数据是写进去的有效数据?仿真验证你的设计。 对比第3题的同步FIFO,分析同步FIFO和异步FIFO的不同特性。-3. To design a data width of 8bit, depth is 16 as
  3. 所属分类:Java Develop

    • 发布日期:2017-03-29
    • 文件大小:622823
搜珍网 www.dssz.com