CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - 数字逻辑

搜索资源列表

  1. FPGA_AND_ASIC

    0下载:
  2. 首先要知道自己在干什么?数字电路(fpga/asic)设计就是逻辑电路的实现,这样子说太窄了,因为asic还有不少是模拟的,呵呵。我们这里只讨论数字电路设计。实际上就是如何把我们从课堂上学到的逻辑电路使用原理图(很少有人用这个拉),或者硬件描述语言(Verilog/VHDL)来实现,或许你觉得这太简单了,其实再复杂的设计也就是用逻辑门电路搭起来的。你学习逻辑电路的时候或许会为卡拉图,触发器状态推倒公式而感到迷惑,但是其实有一点可以放心的是,实际设计中只要求你懂得接口时序和功能就可以了,用不着那么
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-12-15
    • 文件大小:19456
    • 提供者:吕攀攀
  1. PLC_FX1N

    0下载:
  2. 可编程逻辑控制器是种专门为在工业环境下应用而设计的数字运算操作电子系统。它采用一种可编程的存储器,在其内部存储执行逻辑运算、顺序控制、定时、计数和算术运算等操作的指令,通过数字式或模拟式的输入输出来控制各种类型的机械设备或生产过程-A programmable logic controller is a digital operator operating electronic system designed specifically for use in industrial environm
  3. 所属分类:USB develop

    • 发布日期:2017-12-11
    • 文件大小:2745771
    • 提供者:颜奕政
  1. 至简设计法--万年历

    0下载:
  2. 万年历 工程说明 在FPGA设计中,数字万年历属于小规模集成电路。从原理上来讲,是典型的数字电路,包括组合逻辑电路和时序电路。基于FPGA开发除设计简便、开发成本低、电路简洁等,更具备功能设计灵活方面的优势。 案例补充说明 万年历是记录一定时间范围内的年历,其名称只是一种象征,表示时间跨度大。由于其功能非常常用,且极为方便人们查询使用,因此广泛应用于钟表、历书出版物、电子产品、电脑软件和手机应用等行业中。(Perpetual calendar Engineering descr iption
  3. 所属分类:嵌入式/单片机编程

  1. NixieTube

    0下载:
  2. STM8s点这共阴数码管,实现数字跳动0-9 Nixie tube 数据管 |--src 源代码 |---| |--HAL 硬件逻辑层: 与硬件相关(GPIO配置与初始化,时钟的配置与初始化) |--FML 功能封装层: LED的开关功能函数(调用HAL层) |--APL 应用程序层: LED的闪烁等逻辑,调用FML层功能 | |--inc 包含文件 | |--System 系统头文件 |--other
  3. 所属分类:单片机开发

    • 发布日期:2017-12-19
    • 文件大小:832512
    • 提供者:jetur
  1. PLC

    0下载:
  2. 一种专门为在工业环境下应用而设计的数字运算操作的电子装置。它采用可以编制程序的存储器,用来在其内部存储执行逻辑运算、顺序运算、计时、(PLC is an electronic device designed for digital computing applications in industrial environments. It uses memory that can be programmed to store, perform logical operations, sequenc
  3. 所属分类:单片机开发

    • 发布日期:2017-12-20
    • 文件大小:518144
    • 提供者:书上
  1. PSoC? 4 PSoC 4XX7BLE

    0下载:
  2. PSoC? 4 是一个可扩展和可重配置的平台架构,是一个包含ARM? Cortex?-M0 CPU 的可编程嵌入式系统控制器。它把可编程、可 重新配置的模拟和数字模块与灵活的自动布线资源相结合。基于该平台的PSoC 4XX7_BLE 系列产品集成了下面各成分:集成低功耗 蓝牙(简称BLE,还称为Bluetooth Smart)的微控制器、无线模块和子系统。其他功能包括数字可编程逻辑、高性能的模数转换 (ADC) 、比较器模式的运算放大器以及标准通信和时序外设。为了满足新应用和设计的要求, PSo
  3. 所属分类:通讯编程

    • 发布日期:2017-12-31
    • 文件大小:618496
    • 提供者:12122121
  1. HDB3

    0下载:
  2. 按照要求对“数字基带信号HDB3译码器设计与建模”进行逻辑分析,了解HDB3译码器译码原理,了解各模块电路的逻辑功能,设计通信系统框图,画出实现电路原理图,编写VHDL语言程序,上机调试、仿真,记录实验结果波形,对实验结果进行分析。(In accordance with the requirements of the logical analysis of the design and modeling of the digital baseband signal HDB3 decoder, H
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2018-01-11
    • 文件大小:8990720
    • 提供者:Remrinrin
  1. 04613561

    0下载:
  2. 一种由可编程逻辑器件集成的数字滤波器的设计()
  3. 所属分类:网络

    • 发布日期:2018-04-19
    • 文件大小:10240
    • 提供者:jlmtplp
  1. StopWatch

    0下载:
  2. 利用Verilog实现数字秒表(基本逻辑设计分频器练习) 设置复位开关。当按下复位开关时,秒表清零并做好计时准备。在任何情况下只要按下复位开关,秒表都要无条件地进行复位操作,即使是在计时过程中也要无条件地进行清零操作。 设置启/停开关。当按下启/停开关后,将启动秒表输出,当再按一下启/停开关时,将终止秒表的输出。 采用结构化设计风格描述,即先设计一个10分频电路,再用此电路构建秒表电路。(Using Verilog to realize digital stopwatch (basic l
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2018-04-21
    • 文件大小:1024
    • 提供者:VoidShooter
  1. 感应加热电源的研究

    1下载:
  2. 超音频串联谐振式感应加热电源为研究对象,应用锁相环和PID 技术,采用数字信号处理器(DSP)和复杂可编程逻辑器件(CPLD)联合控制的数字化技术实现感应加热电源的频率跟踪和0°~180° 自由移相调功,为感应加热电源系统的数字化、信息化、柔性化、智能化控制提供了优质、可靠的技术基础。(Superaudio series resonant induction heating power supply as the research object, the application of PLL a
  3. 所属分类:其他

    • 发布日期:2018-04-21
    • 文件大小:1199104
    • 提供者:destyni
  1. Lecture Notes

    0下载:
  2. 离散结构基础课程:函数 逻辑 数字系统 集合 证明(discrete structure basic course: functions logic number systems sets relations)
  3. 所属分类:其他

    • 发布日期:2018-04-30
    • 文件大小:15472640
    • 提供者:zhaozhao12345
  1. Tutorials

    0下载:
  2. 离散数学基础 练习题 及 答案 含 函数 数字系统 集合 逻辑(fundamentals of discrete structure tutorials includes functions numbers sets logic questions and solution)
  3. 所属分类:其他

    • 发布日期:2018-04-29
    • 文件大小:3692544
    • 提供者:zhaozhao12345
  1. 感应加热电源的研究

    1下载:
  2. 针对倍频电源的主电路拓扑结构,研究分析一种分时控制与密度调功相结合的分时一密度复合功率控制策略,并应用复杂可编程逻辑器件CPLD和数字信号处理器DSP的协调工作来实现分时一密度复合调功、频率跟踪控制及保护等,以MOSFET为主控器件,采用倍频的方式实现700kHz/10kW高频大功率感应加热电源。(In view of the main circuit topology of frequency doubling power supply, a time-sharing and one dens
  3. 所属分类:其他

    • 发布日期:2018-05-01
    • 文件大小:5719040
    • 提供者:destyni
  1. Matlab 梳状滤波器程序

    0下载:
  2. 心电图(ECG)是临床上诊断心血管疾病的重要方法。 数字滤波作为数字信号处理技术的重要组成部分,广泛应用于诸如信号分离、恢复、整形等多种场合中。为了使信号不失真及在可编程逻辑器件中容易实现,采用具有严格线性相位特性的FIR滤波器进行低通滤波(0-150Hz),用整系数梳状滤波器来去工频干扰及基线漂移,从而达到对心电信号进行预处理的目的。(Electrocardiogram (ECG) is an important method for clinical diagnosis of cardio
  3. 所属分类:波变换

    • 发布日期:2018-05-01
    • 文件大小:2048
    • 提供者:火爆夏日
  1. tcrtayy

    0下载:
  2. 一种由可编程逻辑器件集成的数字滤波器的设计()
  3. 所属分类:Windows编程

    • 发布日期:2018-05-02
    • 文件大小:10240
    • 提供者:fofle
  1. ug947-vivado-partial-reconfiguration-tutorial

    0下载:
  2. PGA动态重构技术正适应了这种要求,用有限的资源去实现更大规模的逻辑设计,大大提高了资源利用率。但它决不仅仅是一种新型功能电路的应用,其涉及数字系统设计方法、设计思想的变革,可以使数字系统单片化的设计从追求逻辑规模转向追求逻辑的分时复用;从专用的固定功能逻辑系统转向功能可自适应进化的逻辑系统。动态重构技术是未来FPGA研究和使用方向
  3. 所属分类:报告论文

  1. ACR39U-NF读写器SDK二次开发文档

    0下载:
  2. ACR39U PocketMate II 支持ISO 7816 A类、B类和C类智能卡(5 V、3 V和1.8 V)以及符合T=0或T=1协议的微处理器卡。另外它还支持多种存储卡,其中包括美国国防部通用权限卡(CAC)和SIPRNET卡。这使得它适用于非常广泛的解决方案,例如PIV、门禁和逻辑访问控制、数字签名、网上银行等应用。 采用USB Type-C接口的ACR39U Pocketmate II具有ACR39U系列产品的所有功能,能够向后兼容并翻转使用。ACR39U P
  3. 所属分类:程序开发库

    • 发布日期:2019-07-12
    • 文件大小:4986765
    • 提供者:rfid128
  1. ACR39U-N1读写器计算机集成应用程序编程接口

    0下载:
  2. ACR39U PocketMate II 支持ISO 7816 A类、B类和C类智能卡(5 V、3 V和1.8 V)以及符合T=0或T=1协议的微处理器卡。此外,它还支持多种存储卡,其中包括美国国防部通用权限卡(CAC)和SIPRNET卡。这使得它适用于非常广泛的解决方案,例如PIV、门禁和逻辑访问控制、数字签名、网上银行等。 这款外形时尚简约的袖珍型读写器专为随时随地携带使用而设计。由于符合PC/SC和CCID标准, ACR39U-N1 PocketMate II 可以轻
  3. 所属分类:驱动编程

    • 发布日期:2019-07-12
    • 文件大小:132441875
    • 提供者:rfid128
  1. 电源分布系统设计

    0下载:
  2. 电源分布系统设计,为数字信号提供稳定的电压参考 为逻辑电路正常工作提供电源.
  3. 所属分类:技术管理

« 1 2 ... 21 22 23 24 25 26»
搜珍网 www.dssz.com