搜索资源列表
AES
- AES的基本要求是,采用对称分组密码体制。AES的加密数据块长度固定为128 比特,密钥长度则可以是128,192或256比特。AES加密有很多轮的重复和变换。大致步骤如下:1、密钥扩展(KeyExpansion)。2、初始轮(Initial Round)。3、重复轮(Rounds)。每一轮由四个不同的阶段组成,包括一个混淆和三个代换:字节代换(SubBytes)、行移位(ShiftRows)、列混淆(MixColumns)、轮密钥加(AddRoundKey)。4、最终轮(Final Round
6264_storage
- atmega32接6264存储器的调试程序,写入值后读出显示,显示采用的是串行移位方式-this is the debug program of 6264 storage,in this program,first write data in the storage,the read them from the storage,and display in end.
uppercase
- 顺利进行移位操作。当输入一个二进制数字时,能顺利输出移位后的数字。-Smooth shift operation.Smooth output shift when the input of a binary digit figures.
face
- 使用移位法实现数值的加减乘除基本的数学运算-Shift method to implement the value of add, subtract, multiply and divide
aes_core_128bits
- 高级加密算法verilog版,包括加密和解密算法,其中有s盒,行移位,列混淆等具体算法。-aes encryption for verilog,include subbyte,shiftrow,mixcol,addroundkey.
vhdl-simple-100
- VHDL简单实用100例,一些简单的算法和代码,例如乘法器,移位寄存器等。都可以用-100 VHDL simple and practical
EDA
- 里面包含了众多VHDL基础小程序,如38译码、4选1、4位加法、移位,七段显示译码等。-This contains a number of VHDL basis applet, such as 38 decoding, four selected 1,4 addition, the shift register, segment display decoder.
DES--C
- DES 使用一个 56 位的密钥以及附加的 8 位奇偶校验位,产生最大 64 位的分组大小。这是一个迭代的分组密码,使用称为 Feistel 的技术,其中将加密的文本块分成两半。使用子密钥对其中一半应用循环功能,然后将输出与另一半进行“异或”运算;接着交换这两半,这一过程会继续下去,但最后一个循环不交换。DES 使用 16 个循环,使用异或,置换,代换,移位操作四种基本运算-DES uses a 56 key , as well as 8 additional parity bit , resu
CPU
- 实现CPU的基本运算功能(加减乘,与或非,移位等)-The CPU basic arithmetic functions (addition and subtraction multiplication, and non-shift, etc.)
123
- 实现数的元算,将其移位进行相关的处理,求某一个数的移位结果。-To achieve the number of the element, will shift the relevant treatment is carried out, and a number of shift results
os
- 内存文件系统:建立基于内存的文件系统 首先分配一定容量的内存,建立虚拟磁盘; 在该磁盘上建立相应的文件系统; 为该文件系统设计相应的数据结构来管理目录、虚拟磁盘的空闲空间、已分配空间等。 提供文件的创建、删除、移位、改名等功能。 提供良好的界面,可以显示磁盘文件的状态和空间的使用情况; 提供虚拟磁盘转储功能,可将信息存入磁盘,还可从磁盘读入内存;-First allocate a certain amount of memory to create a virtual
shift-register-design
- 利用FPGA编程-------实现“移位寄存器设计”-Use of FPGA programming------- "shift register design."
FPGA_Programming
- 介绍FPGA的基本结构、开发流程与Verilog HDL语言基础,并附有加法器、移位寄存器等代码的实现。-Introduce the basic structure of the FPGA development process, and Verilog HDL language foundation, along with the adder, shift register code.
M-series-shift-register-(2)
- m序列移位寄存器 完成31位m序列。扩频通信中重要-M series shift register
sin_cos
- 用CORDIC算法实现非线性函数sin,cos的求值,即只用加减法和右移位操作来求sin,cos-compute sin and cos by CORDIC arithmetic
DSP_mutipile_MIPS_CPUcode
- 32位多周期MIPS微处理器设计代码。具体功能: 运行下列的6类32条MIPS32指令。 算术运算指令:ADD、ADDU、SUB、SUBU、ADDI、ADDIU。 逻辑运算指令:AND、OR、NOR、XOR、ANDI、ORI、XORI、SLT、SLTU、SLTI、SLTIU。 移位指令:SLL、SLLV、SRL、SRLV、SRA。 条件分支指令:BEQ、BNE、BGEZ、BGTZ、BLEZ、BLTZ。 无条件跳转指令:J、JR。 数据传送指令:LW、SW。 -Mu
AM2901
- 两位运算器,实现俩位加、减、乘、除基本功能。并能实现移位功能-The two computing device
Control-shift-digital-tube-display
- 基于单片机的开发实现的功能是控制数码管的移位显示-Microcontroller-based development function is to shift control of the digital control display
calc
- 简单的计算器,可以实现移位运算,加减乘除-simple calc
display
- C8051F330 串口显示71hc164移位寄存器程序-c8051f330 display