CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - 读写器

搜索资源列表

  1. commRecorder

    0下载:
  2. 一个串口数据记录器,把接收到的串口记录成文件。 封装了一个C#的串口类。 C#的INI文件读写类。-c# serial recorder,Comm Class,ini file operator
  3. 所属分类:Windows Develop

    • 发布日期:2017-05-01
    • 文件大小:52976
    • 提供者:yangshifeng
  1. Sunhaibo

    0下载:
  2. PCI9054的读写,其中包括双口RAM,以及寄存器的使用-PCI9054 read and write, which includes dual port RAM, as well as the use of registers
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-18
    • 文件大小:4644928
    • 提供者:孙悦
  1. lab06

    0下载:
  2. 设计一4*4bit的寄存器文件 具备一组读端口及一组写端口 通过读端口可从0~3号的任意地址读取数据 通过写端口可向0~3号的任意地址写入数据 读写端口为“全双工”的工作方式 0~3号寄存器的复位值依次为“1、2、4、8” sw4~sw7为写数据端口 sw2~sw3为写地址;sw0~sw1为读地址;led0~led3用来显示读数据;写使能用按键实现;读使能可选 -Design of a 4* 4bit register file includes a read por
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-30
    • 文件大小:286067
    • 提供者:李元月
  1. CS5463

    0下载:
  2. 51单片机驱动CS5463,测试程序,实现CS5463内部寄存器读写操作、校准等功能-CS5463 drive
  3. 所属分类:SCM

    • 发布日期:2017-04-30
    • 文件大小:34886
    • 提供者:hzq
  1. CIni

    0下载:
  2. ini 文件解析器(类),将ini文件的读写等操作进行了封装,使用标准的输入输出等简单的库(string、stdio、stdlib),输入文件名 段名 条目名就可以解析出结果。通过ReadInt(),ReadString(),Write()3个主要函数实现。-an implementation of initialization file parser, only few stand libs needed(sting.h, stdio.h, stdlib.h), 3 main function
  3. 所属分类:GDI-Bitmap

    • 发布日期:2017-04-15
    • 文件大小:5289
    • 提供者:huang951358
  1. Verilog-for-SDcard

    0下载:
  2. 啊,我前段时间编这个,当时晕的,用verilog做SD卡的例子网上很少,我当时找了好多C语言的,主要是知道发送命令的顺序和控制流程,你可以先做好SPI部分,运用C程序的发送命令顺序,把SD卡初始化,提取SD卡特定寄存器看成不成功,其实只要SPI时序没问题,一般没问题,之后用Winhex看看你的SD卡的FAT系统,网上有学习用的资料,好好算算数,之后应该可以做到直接读写SD卡,但若想随意读写SD卡工作量太大了,我还没这勇气-Ah, I make this a while ago, at that
  3. 所属分类:Mathimatics-Numerical algorithms

    • 发布日期:2017-04-15
    • 文件大小:5013
    • 提供者:王宇
  1. CC1101

    0下载:
  2. cc1101接收程序,包括SPI读写时序,通过SPI口对CC1101的寄存器进行配置,以及接收数据。-cc1101 receive driver,based on c8051
  3. 所属分类:SCM

    • 发布日期:2017-04-30
    • 文件大小:9405
    • 提供者:杨永轩
  1. FMC-SDRAM

    0下载:
  2. 读写板载的 SDRAM 芯片。 学习目的:学习STM32的FMC驱动及SDRAM内存器。-Read onboard SDRAM chips. Learning Objectives: learn the STM32 FMC drive and SDRAM memory device.
  3. 所属分类:ARM-PowerPC-ColdFire-MIPS

    • 发布日期:2017-05-03
    • 文件大小:544208
    • 提供者:myname
  1. 372A

    0下载:
  2. 372A 读写操作子程序 read 为读372A内部寄存器子程序,将 0-Fh 寄存器内容读到CPU内部RAM 10H-1FH。 write 为写内部寄存器子程序,r7中放需改写的寄存器地址,r6中放需写入的数据。-372A subroutine to read and write operations for the time read the internal register subroutine 372A, 0-Fh register will read the contents of
  3. 所属分类:Windows Kernel

    • 发布日期:2017-04-12
    • 文件大小:970
    • 提供者:ca12nsi
  1. pci_Verilog

    0下载:
  2. pci_Verilog_配置寄存器读写,实现pci通讯-pci Verilog_ configuration register read and write, realize pci communication
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-30
    • 文件大小:315557
    • 提供者:hhhhh
  1. SDread-write

    0下载:
  2. 该源代码主要针对单片机功能的开发,该程序包括了对SD卡的寄存器配置与读写操作,其中使用到通信协议是IIC总线操作。-The source code for the development of the function of the microcontroller, the program includes the SD card register configuration and read and write operations, which use the communication p
  3. 所属分类:SCM

    • 发布日期:2017-04-30
    • 文件大小:34633
    • 提供者:wang
  1. alu_1706_VHDLproject

    0下载:
  2. 常用的VHDL模块,适合VHDL入门者,本系列一共包含六个VHDL模块,1.算术逻辑单元(alu_1706),实现算术逻辑运算 2.CPU寄存器组(cpu_register),实现四个通用寄存器(具有读写功能),一个PC寄存器(清零,置数,加一计数,减一计数,工作使能)。 3.全加器(full_adder) 4.半加器(half_adder) 5.3-8译码器(mutex_3to8) 6.计算机运算器(S6)实现运算器相关功能-VHDL modules commonly us
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-09
    • 文件大小:1992333
    • 提供者:xiaobei
  1. cpu_register_VHDLproject

    0下载:
  2. 常用的VHDL模块,适合VHDL入门者,本系列一共包含六个VHDL模块,本模块是cpu寄存器组 1.算术逻辑单元(alu_1706),实现算术逻辑运算 2.CPU寄存器组(cpu_register),实现四个通用寄存器(具有读写功能),一个PC寄存器(清零,置数,加一计数,减一计数,工作使能)。 3.全加器(full_adder) 4.半加器(half_adder) 5.3-8译码器(mutex_3to8) 6.计算机运算器(S6)实现运算器相关功能-VHDL modul
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-09
    • 文件大小:1943306
    • 提供者:xiaobei
  1. full_adder_VHDLproject

    0下载:
  2. 常用的VHDL模块,适合VHDL入门者,本系列一共包含六个VHDL模块,本文件是全加器模块 1.算术逻辑单元(alu_1706),实现算术逻辑运算 2.CPU寄存器组(cpu_register),实现四个通用寄存器(具有读写功能),一个PC寄存器(清零,置数,加一计数,减一计数,工作使能)。 3.全加器(full_adder) 4.半加器(half_adder) 5.3-8译码器(mutex_3to8) 6.计算机运算器(S6)实现运算器相关功能-VHDL modules
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-09
    • 文件大小:1681295
    • 提供者:xiaobei
  1. half_adder_VHDLproject

    0下载:
  2. 常用的VHDL模块,适合VHDL入门者,本系列一共包含六个VHDL模块,本文件是半加器模块 1.算术逻辑单元(alu_1706),实现算术逻辑运算 2.CPU寄存器组(cpu_register),实现四个通用寄存器(具有读写功能),一个PC寄存器(清零,置数,加一计数,减一计数,工作使能)。 3.全加器(full_adder) 4.半加器(half_adder) 5.3-8译码器(mutex_3to8) 6.计算机运算器(S6)实现运算器相关功能-VHDL modules
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-07
    • 文件大小:1486909
    • 提供者:xiaobei
  1. mutex_3to8_VHDLproject

    0下载:
  2. 常用的VHDL模块,适合VHDL入门者,本系列一共包含六个VHDL模块,本模块是3-8译码器(mutex_3to8) 1.算术逻辑单元(alu_1706),实现算术逻辑运算 2.CPU寄存器组(cpu_register),实现四个通用寄存器(具有读写功能),一个PC寄存器(清零,置数,加一计数,减一计数,工作使能)。 3.全加器(full_adder) 4.半加器(half_adder) 5.3-8译码器(mutex_3to8) 6.计算机运算器(S6)实现运算器相关功能
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-09
    • 文件大小:1816991
    • 提供者:xiaobei
  1. S6_VHDLproject

    0下载:
  2. 常用的VHDL模块,适合VHDL入门者,本系列一共包含六个VHDL模块,本模块是计算机运算器模块(S6)实现运算器相关功能 1.算术逻辑单元(alu_1706),实现算术逻辑运算 2.CPU寄存器组(cpu_register),实现四个通用寄存器(具有读写功能),一个PC寄存器(清零,置数,加一计数,减一计数,工作使能)。 3.全加器(full_adder) 4.半加器(half_adder) 5.3-8译码器(mutex_3to8) 6.计算机运算器(S6)实现运算器相
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-13
    • 文件大小:2571521
    • 提供者:xiaobei
  1. syn_wr

    0下载:
  2. 一般来说,CPU的读写时钟会引入到PLD中,笔者利用CPU的读写时钟实现同步读写寄存器,提高设计的可靠性。因此这种建模方式是推荐的CPU读写PLD寄存器建模方式-In general, CPU clock reading and writing will be introduced to the PLD, the author uses the CPU to read and write clock synchronized read and write registers, improve d
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-04
    • 文件大小:83966
    • 提供者:一哥
  1. E_FLASH_WR

    0下载:
  2. flash W25Q128读写程序,包括读寄存器,页编程,页擦除 单字节读写,多字节读写等模块-Flash W25Q128 to read and write procedures, including reading register, page programming, page erasing single-byte, speaking, reading and writing, multibyte, speaking, reading and writing module, etc
  3. 所属分类:Other Embeded program

    • 发布日期:2017-05-04
    • 文件大小:113064
    • 提供者:fd
  1. w25q64

    0下载:
  2. stm32f4代码之w25q64驱动,spi普通读写及spi dma读写。spi普通读采用寄存器操作方式以及nop延时能够达到最大传输速率。-w25q64 stm32f4 code for the driver, spi and spi dma ordinary reader to read and write. spi register using ordinary read operation and nop delay to reach the maximum transfer rate.
  3. 所属分类:SCM

    • 发布日期:2017-04-05
    • 文件大小:6230
    • 提供者:xiaolong
« 1 2 ... 44 45 46 47 48 4950 »
搜珍网 www.dssz.com