CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - FP

搜索资源列表

  1. i2c_slave

    0下载:
  2. 在一个32单元CPLD中实现的I2C SLave device-Minimal I2C Slave Device in a 32cell PLD
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-05-06
    • 文件大小:1432641
    • 提供者:ttt
  1. atan_lut

    0下载:
  2. 基于改进的查找表的arctan计算模块,包含完整的VHDL源代码及部分注释.绝对原创!-Arctan calculation module based on improved searching form. The rar package contains complete VHDL source code and some notes. Absolutely original!
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:12582
    • 提供者:wgy
  1. COSTAS

    1下载:
  2. 根据韦瓦[ Weawa] 单边带调制解调法、COSTAS 锁相环及双线性变换, 提出基于软件无线电的单边带锁相解调器。解调器运行在TMS320C6203 上, 能实时处理160kHz 信号, 捕捉8kHz 频偏。-According to韦瓦[Weawa] SSB modulation and demodulation method, COSTAS PLL and the bilinear transform, based on software radio single sideband ph
  3. 所属分类:Project Design

    • 发布日期:2015-05-21
    • 文件大小:338778
    • 提供者:李松
  1. r_w_flash

    0下载:
  2. FPGA高速完成AD采集回来的数据进行高速读写FLASH存储-AD Acquisition completion of FPGA high-speed data back to high-speed read and write FLASH memory
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-03-31
    • 文件大小:901171
    • 提供者:王瓶
  1. NCO

    0下载:
  2. 基于FPGA和SRAM的数控振荡器的设计与实现-SRAM-based FPGA and NCO of the design and implementation
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-09
    • 文件大小:44795
    • 提供者:gsg
  1. qpsk

    0下载:
  2. qpsk vhdl code ue to impelemented on fpga kits
  3. 所属分类:Communication-Mobile

    • 发布日期:2017-03-23
    • 文件大小:6518
    • 提供者:ahmed
  1. LVDS_Serdes_list_FPGA1

    2下载:
  2. FPGA之间的LVDS传输,采用serdes接口,传输速率达到400m-LVDS transmission between the FPGA using serdes interface, transfer rate up to 400m
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-06-02
    • 文件大小:14338310
    • 提供者:linpingping
  1. LVDS_DDR_List_FPGA2

    1下载:
  2. FPGA芯片与ADI公司的AD9779之间的通信,总共有四个通道,68对LVDS,采样时钟是122.88MHz-FPGA chips ADI' s AD9779 and communication between, a total of four channels, 68 pairs of LVDS, the sampling clock is 122.88MHz
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2014-05-18
    • 文件大小:808607
    • 提供者:linpingping
  1. quartusII7.2license(2)

    0下载:
  2. quartus7.2的license破解,里面有详细说明,简单实用-quartus7.2 to break the license, which has detailed descr iption of simple and practical
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-07
    • 文件大小:6285
    • 提供者:张建
  1. hpdm04

    0下载:
  2. High Performance Frequent Patterns Extraction using Compressed FP-Tr-High Performance Frequent Patterns Extraction using Compressed FP-Tree
  3. 所属分类:ActiveX-DCOM-ATL

    • 发布日期:2017-04-02
    • 文件大小:112121
    • 提供者:shady
  1. PCM

    0下载:
  2. 基于FPGA的PCM编码器与解码器的设计-about fpga and pcm
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-17
    • 文件大小:121382
    • 提供者:晓刚
  1. CIII_NiosII_Small

    0下载:
  2. altera fpga ep3c25器件niosii处理器最小系统,已编译通过,可直接下载-altera fpga ep3c25 processor minimum system niosii device has been compiled through direct download
  3. 所属分类:ARM-PowerPC-ColdFire-MIPS

    • 发布日期:2017-05-02
    • 文件大小:582457
    • 提供者:billfeng
  1. fpgrowth.tar

    0下载:
  2. Data Mining of FP-growth algorithm, a very good code, you can tap the database of association rules
  3. 所属分类:Windows Develop

    • 发布日期:2017-04-29
    • 文件大小:101564
    • 提供者:aiman
  1. ch3example1A

    0下载:
  2. fp=2400hz,fs=5000hz,rp=3db,rs=25db.求其3dB时的各项参数!-fp = 2400hz, fs = 5000hz, rp = 3db, rs = 25db. for its 3dB at the time of the parameters!
  3. 所属分类:matlab

    • 发布日期:2017-04-11
    • 文件大小:557
    • 提供者:王寅涛
  1. mvc

    0下载:
  2. fp growth algo describes
  3. 所属分类:Java Develop

    • 发布日期:2017-04-29
    • 文件大小:79875
    • 提供者:ben
  1. FP

    0下载:
  2. 一個有關學生資料系統的小程式適合初學者下載參看-A student information system, suitable for beginners to download a small program see
  3. 所属分类:Windows Develop

    • 发布日期:2017-04-12
    • 文件大小:518
    • 提供者:123
  1. uart_transmitter

    0下载:
  2. This UART Transmitter interface C code Tested on Sparton 3 xilinx FPGA.-This is UART Transmitter interface C code Tested on Sparton 3 xilinx FPGA.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-11
    • 文件大小:1052
    • 提供者:bhagwan
  1. MATLABchebhigh2cheblow1

    0下载:
  2. 自己做的: (一)用双线性变换法设计并用实验系统实现一个三阶的契比雪夫Ⅰ型低通数字滤波器,其采样频率Fs =8KHz,1DB通带边界频率为fp=2KHz。 (二)用双线性变换法设计并用实验系统实现一个三阶的契比雪夫Ⅱ型高通数字滤波器,其采样频率Fs =16KHz,阻带边界频率为fst =4KHz,As=20dB。 -(A) design using the bilinear transformation method and the experimental system of a
  3. 所属分类:matlab

    • 发布日期:2017-03-31
    • 文件大小:13871
    • 提供者:lanseiboy
  1. ALU-FP

    0下载:
  2. ALU floating point 8 bit
  3. 所属分类:Windows Develop

    • 发布日期:2017-03-26
    • 文件大小:781035
    • 提供者:nicola
  1. Moltiplicatore-FP

    0下载:
  2. moltiplicatore floating point
  3. 所属分类:Compiler program

    • 发布日期:2017-04-01
    • 文件大小:726578
    • 提供者:nicola
« 1 2 ... 8 9 10 11 12 1314 15 16 17 18 ... 32 »
搜珍网 www.dssz.com