搜索资源列表
88_arms_counter
- 第78例到第89例是一个芯片完整描述的各个部分,但是 它们的源描述所使用的包的源描述超过了演示版限制的300行, 目前不能进行编译与模拟, 如果您需要对其进行编译与模拟,请与北京理工大学 ASIC研究所联系,获取Talent系统的完全版本. 联系方法:
89_full_adder
- 第78例到第89例是一个芯片完整描述的各个部分,但是 它们的源描述所使用的包的源描述超过了演示版限制的300行, 目前不能进行编译与模拟, 如果您需要对其进行编译与模拟,请与北京理工大学 ASIC研究所联系,获取Talent系统的完全版本.
ug191
- detailed spec for Xilinx V5 FPGA, reference for programming of FPGA, system designer or ASIC designer.
ug192(1)
- detailed spec for Xilinx V5 FPGA, reference for programming of FPGA, system designer or ASIC designer.
ug193(1)
- detailed spec for Xilinx V5 FPGA, reference for programming of FPGA, system designer or ASIC designer.
ASIC-MP4V_VID_MPEG4_ASP_UNDERSTAND
- 这是一部对MPEG4标准第10部的讲述,中文的,对想深入理解MPEG4标准的人大有帮助。
Wiley_Synthesis_of_Arithmetic_Circuits-FPGA_ASIC_a
- 运算电路的综合:包含多种常用数学算法的FPGA/ASIC实现。
25045_c
- X25045为看门狗专用芯片,很常用,也很实用,尤其对小系统非常值-X25045 to watchdog ASIC, very commonly used, is also very practical, especially for very small values system
IC_design_flow
- flow of ic design是一个很好的关于如何去设计ASIC的的教程,虽然是英文的,但是很容易看明白。是每一个想在EDA领域有作为的人都应看的教程!-flow of IC design is a good design on how the ASIC Guide, in English, but can easily understand this. Every one of the EDA to the field as a person should look at the hand
mp3_decoder
- mp3的VHDL实现,包括HUFFMAN编码器,量化器,子带滤波器.可用来开发:FPGA,ASIC.-mp3 of VHDL, including HUFFMAN encoder, quantizer, subband filters. Can be used to develop : FPGA, ASIC.
Quartus+II+++ModelSim+SE+++后仿真+++库文件.rar
- Mentor公司的ModelSim是业界最优秀的HDL语言仿真软件,它能提供友好的仿真环境,是业界唯一的单内核支持VHDL和Verilog混合仿真的仿真器。它采用直接优化的编译技术、Tcl/Tk技术、和单一内核仿真技术,编译仿真速度快,编译的代码与平台无关,便于保护IP核,个性化的图形界面和用户接口,为用户加快调错提供强有力的手段,是FPGA/ASIC设计的首选仿真软件。
电子设计自动化(EDA)
- 电子设计自动化(Electronics Design Automation)简称EDA。EDA技术是现代电子设计领域流行的、电子设计工程技术人员必备的技术;主要涉及全定制的专用集成电路(ASIC)设计、可编程ASIC设计以及用通用标准器件设计电子系统等三方面的技术,实质上就是利用计算机及EDA工具进行各类电子系统设计的方法
MP3文件格式解析
- MP3( MPEG Layer III)编码解码的算法原理以及IMDCT 模块的FPGA/ASIC 实现。首先从介绍数字音频压
TimeQuest就一定要搞定完整版
- TimeQuest 是Altera 在6.0 版的软件中加入的具备ASIC 设计风格的静态时序分析(STA)工具.
mreader
- Mreader 3D-asic 21006536
USB2.0
- UTMI全称为 USB2.0 Transceiver Macrocell Interface,此协议是针对USB2.0的信号特点进行定义的,分为8位或16位数据接口。目的是为了减少开发商的工作量,缩短产品的设计周期,降低风险。此接口模块主要是处理物理底层的USB协议及信号,可与SIE整合设计成一专用ASIC芯片,也可独立作为PHY的收发器芯片,下以8位接口为例介绍PHY的工作原理及设计特点。 -UTMI called USB2.0 Transceiver Macrocell Interfac
FSC7002-datasheet-v1.9
- 成都方程式电子指纹处理专用芯片FSC7002资料-Chengdu equation electronic fingerprint data processing ASIC FSC7002
USB2.0IP(RTL)
- USB2.0 IP核,ASIC,FPGA可用,Verilog HDL源代码-USB2.0 IP,Verilog HDL
chengzhong
- 基于51单片机和HX711电阻桥式称重传感器AD专用芯片的称重系统相关资料和源程序,内容详尽,已实际应用到项目中。-Based on 51 single and HX711 resistance bridge load cell weighing system ASIC AD information and source code, detailed, practical applications have been to the project.
IEEE_Verilog_2001
- Verilog 2001 编程规范,作为ASIC和FPGA逻辑开发人员学习不可多得的资料,也可以作为逻辑开发高手们学习查阅的工具。新手们可以按照实例自己编程操练。