CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - cpu 设计

搜索资源列表

  1. temperaturesheji

    0下载:
  2. 以Intel 8086CPU为主控制器,设计出具有测量和报警功能的温度控制系统,且温度输出采用数字LCD显示,与传统的温度计相比,具有读数方便,测温范围广,测温准确等优点,可用于科研实验室使用;运用所学基础知识,由实验箱电位器旋钮模拟外部温度传感器(输入为0-100℃),AD0809转换芯片实现模拟量与数字量的转换,选通8255A、74LS273接口芯片扩展CPU并行接口,结合中文液晶显示模块ocmj2*8LCD实现温度可观性,且采用8086汇编作为开发语言进行软件编程,将各环节连贯实现。-Wi
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-03-29
    • 文件大小:94810
    • 提供者:刘莎
  1. VHDLmipsPipeline

    0下载:
  2. 32 位MIP流水线CPU设计,5 stage,代码详细,包括ALU,存储器,寄存器等,是个很不错的CPU设计-32 MIP pipelined CPU design, 5 stage, the code in detail, including the ALU, memory, registers, etc. is a very good CPU design
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-03-29
    • 文件大小:561487
    • 提供者:suborong
  1. wenduyalicaijixitong

    0下载:
  2. 设计的为一个温度压力实时采集显示系统,其具体如下:(包括源码) 1.以MC51单片机为CPU设计系统 2.每5分钟采集一次温度信号,10分钟采集一次压力信号。并实时显示温度、压力值。 3.比较温度、压力的采集值和设定值,控制升温、降温及升压、降压时间,使温度、压力为一恒值。 4.设温度范围为:-10~+40摄氏度、压力范围为0~100pa;升温、降温时间和温度上升、下降的比例为1摄氏度/分,升压、降压时间和压力上升、下降的比例为10pa/分钟。 -Design tempe
  3. 所属分类:SCM

    • 发布日期:2017-05-02
    • 文件大小:638497
    • 提供者:李章波
  1. top

    0下载:
  2. 简单cpu设计 -包括内存单元,运算单元,数据及模块同步单元,状态机单元-CPU design- include memory module, alu module, synchronization module(data and block), finite state machine module
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-05
    • 文件大小:2762
    • 提供者:
  1. CPUcoa-course-design

    0下载:
  2. 简单的cpu设计,包括memory,alu运算器,comp比较器以及控制器control,寄存器register等的vhdl编写的程序。-A simple cpu design, including memory, alu arithmetic logic unit, comp comparator and controller control, such as vhdl register register write programs.
  3. 所属分类:assembly language

    • 发布日期:2017-06-22
    • 文件大小:42183409
    • 提供者:商客
  1. CPU

    0下载:
  2. 介绍如何运用VHDL设计CPU。并且简单介绍了CPU的内部结构与功能-Describes how to use VHDL design CPU. And a brief introduction of the CPU' s internal structure and function
  3. 所属分类:software engineering

    • 发布日期:2017-04-03
    • 文件大小:161607
    • 提供者:TY
  1. 16-bit_cpu_design

    0下载:
  2. 详细介绍了如何设计一个简单的16位cpu.其中包含了从最基础的指令系统开始到最复杂的cu控制器的设计思路,方案.最后还介绍了一些有关vhdl语言的用法,并给出了具体的cpu部件的vhdl代码,从而帮助大家更为深刻的学习如何设计一个简单的cpu-Described in detail how to design a simple 16-bit cpu. Which contains the most basic instruction from the beginning to the most
  3. 所属分类:ARM-PowerPC-ColdFire-MIPS

    • 发布日期:2017-05-06
    • 文件大小:1051306
    • 提供者:罗高
  1. cpu_1

    0下载:
  2. mips单周期cpu设计,实现MIPS中的11条指令,在设计的cpu中运行快速排序程序进行验证。-mips one cycle cpu design,run quick sort promgram for test.
  3. 所属分类:Other systems

    • 发布日期:2017-11-14
    • 文件大小:50628049
    • 提供者:chenzhenhong
  1. 2

    0下载:
  2. 第2章 接触式IC卡技术  2.1 实训1:接触式存储器卡与逻辑加密卡的存储结构  2.2 接触式IC卡的基本物理特性  2.2.1 接触式IC卡的基本构成  2.2.2 接触式IC卡的触点尺寸和位置  2.3 接触式IC卡的芯片技术  2.3.1 存储器卡  2.3.2 逻辑加密卡  2.3.3 CPU卡  2.4 典型存储器卡  2.4.1 AT24Cxx系列存储器卡芯片总体描述  2.4.2 器件操作  2.4.3 器件寻址  2.4.4
  3. 所属分类:Document

    • 发布日期:2017-05-13
    • 文件大小:3363963
    • 提供者:yifan
  1. 8bitcpu_microprogrammed_vhdl

    0下载:
  2. 八位微程序结构的cpu设计 。 此为课堂设计,欢迎大家参考。 本人联系方式:justin_dengcn@126.com-8 cpu micro-structure of the design process. This is a lesson. please Contact: justin_dengcn@126.com
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-01
    • 文件大小:640046
    • 提供者:邓小伟
  1. CPUsourcecode

    0下载:
  2. 本设计实现了一个具有标准的32位5级流水线架构的MIPS指令兼容CPU系统。具备常用的五十余条指令,解决了大部分数据相关,结构相关,乘除法的流水化处理等问题,并实现了可屏蔽的中断网络。-This design implements a standard 32-bit 5-stage pipeline architecture of MIPS instruction compatible CPU system. Instructions with more than 50 commonly use
  3. 所属分类:Other Embeded program

    • 发布日期:2017-04-08
    • 文件大小:93517
    • 提供者:李敏
  1. PipelineCPU

    0下载:
  2. Quartus II 7.2环境中,采用硬件描述语言VHDL独立完成了基于MIPS指令集的32位RISC处理器的逻辑设计-quartusII mips pipeline 32bit cpu design
  3. 所属分类:Other systems

    • 发布日期:2017-03-29
    • 文件大小:847747
    • 提供者:znl
  1. dcv

    0下载:
  2. 一种实用的单片机双CPU设计方案及其应用-A practical single chip dual CPU design and its application
  3. 所属分类:SCM

    • 发布日期:2017-04-17
    • 文件大小:107170
    • 提供者:李冬春
  1. 8bitRISCCPU

    0下载:
  2. 该文件是8位CPU设计硬件描述语言,对于初学者来说可以作为参考-The file is 8-bit CPU design hardware descr iption language can be used as reference for beginners
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-02
    • 文件大小:833389
    • 提供者:xiaoma
  1. NonPipelined_Design

    0下载:
  2. 用VHDL实现的非流水线CPU设计,可以稍加改动变成流水线设计-VHDL implementation with non-pipelined CPU design
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-25
    • 文件大小:298285
    • 提供者:hewei
  1. PipelinedCPU

    0下载:
  2. 用Verilog语言实现的流水线CPU设计,大家可以参考一下。-Using Verilog design language of the line CPU, you can reference.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-30
    • 文件大小:12631321
    • 提供者:hewei
  1. Structure_Design_of_Drgon2E

    0下载:
  2. 国产CPU龙芯2E设计方面的说明文档,是编程以及CPU设计和学习的理想材料-Domestic Godson 2E CPU design documentation, programming and CPU design and is ideal for learning materials
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-04-07
    • 文件大小:462638
    • 提供者:董军
  1. utility

    0下载:
  2. 全国电子设计大赛:智能电动车的设计.实现功能:以AT89C52单片机为核心,用双CPU实现电动小车的实时智能控制。CPU对各个传感器检测到的信号进行综合判断处理,然后发出控制信号给电机驱动电路控制小车运行。系统采用PWM动态控制电动机转速,采用红外光电传感器检测引导线,矫正行车路线,超强纠偏。采用霍尔元件检测车轮转动,测速计算距离。用看门狗X5045实现数据存储;采用接近开关准确的探测出金属片的位置、长度;采用光电传感器检测障碍物。-KFJSKFJIOEJLKSFJKLDFJFF
  3. 所属分类:SCM

    • 发布日期:2017-03-28
    • 文件大小:991659
    • 提供者:PANGJIE
  1. CPU-heat-sink-and-thermal-analysis-of-structural-d

    0下载:
  2. CPU散热器结构设计与热分析,对于做机械设计的朋友应该有一定的参考作用!-CPU heat sink and thermal analysis of structural design, mechanical design for a friend so there should be some reference!
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-22
    • 文件大小:210213
    • 提供者:联系簿
  1. VerilogHDLexample

    0下载:
  2. 可综合的VerilogHDL设计实例 ---简化的RISC CPU设计简介-VerilogHDL comprehensive design example can be simplified RISC CPU design--- Introduction---
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-07
    • 文件大小:696936
    • 提供者:李辉
« 1 2 ... 6 7 8 9 10 1112 13 14 15 16 ... 41 »
搜珍网 www.dssz.com