搜索资源列表
二进制串行-1计数器
- 大学计算机数字逻辑实验作业 用Multisim仿真软件编写 计数器 用双D触发器74Ls74构成四位二进制串行计数器 二分频计数原理-University computer digital logic operations using Multisim experimental simulation software used to prepare counter-D Trigger 74Ls74 constitute four serial binary frequency counter t
traficlight
- 这是EWB做的关于数字逻辑的课程设计 其中红灯的时间可以自行修改 还设了人行道的红绿灯-This is done on digital logic design courses which time the red light can also set up their own amendments to the People's Bank Road traffic lights
DigitalLogicCircuits
- 此文件为数字逻辑电路课件,内容丰富,课件重点鲜明,PPT格式。-this paper to digital logic circuits courseware, rich in content, courseware focused and PPT formats.
jiaotongdeng
- ewb仿真 数字逻辑课程设计 使用电脑EWB仿真技术,独立完整地设计一定功能的电子电路
digtalcircuitPR
- 这个源码是关于数字逻辑的相关的知识简介可以让你在一定程度上了解数字逻辑的知识概要
Tsinghua2University2dsp2digital2signal2processing2
- 一、课程目的与要求 本课程的主要目的是在了解数字信号处理的基本概念和基本方法的基础上,掌握利用数字信号处理器件进行数字信号处理的工程实现的基本方法和过程。数字信号处理理论不是本课程的重点,课程实验设置的目的也不是要求学生掌握一个或几个复杂的数字信号处理算法的实现方法,而是通过简化对数字信号处理理论的要求,使学生将主要注意力集中在完整的数字信号处理的工程实现方法和流程上来。但是学生必须首先具备以下要求: 1. 了解\"信号与系统\"以及\"数字信号处理\"的基本概念
digitl_logic_system_Verilog
- 书中文名:线逻辑的实现:复杂数字逻辑系统的Verilog,学习Verilog一本好书!
sd
- 自己做的数字逻辑电路课程设计,课题:八位二进制并行加法器的实现,包含代码和流程图以及基本说明
数字逻辑电路中的QM算法C++实现源代码
- 数字逻辑电路中的QM算法C++实现源代码。-Digital logic circuits in the QM algorithm in C++ source code.
8位可预置的循环移位数字信号发生器
- 8位可预置的循环移位数字信号发生器、简易逻辑分析仪,8 of the cyclic shift can be preset digital signal generator, simple logic analyzer
QM
- 用于数字逻辑原理中计算布尔函数的列表化简法,就是Q-M法,这个很实用,化简做得很好。-Used in digital logic theory to calculate the list of Boolean function simplification method is the QM method, which is a very practical and simplify doing very well.
shuziluoji
- 数字逻辑的课件 ,讲解很详细。并附74F148 8-Line to 3-Line Priority Encoder的图解-Digital logic courseware, explaining in great detail. With 74F148 8-Line to 3-Line Priority Encoder diagram
shuzidianzizhong
- 此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟.而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法.且由于数字钟包括组合逻辑电路和时叙电路.通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法.-Design and production of the digital clock digital clock in order to understand the principle, so learn to create digit
szmms
- 本文的电子密码锁利用数字逻辑电路,实现对门的电子控制,并且有各种附加电路保证电路能够安 工作,有极高的安全系数。 -In this paper, electronic locks using digital logic circuits, the realization of the electronic door control, and a variety of additional circuitry to ensure that the circuit can work in s
VerilogHDL
- 本文主要分析了FIR数字滤波器的基本结构和硬件构成特点,简要介绍了FIR滤波器实现的方式优缺点 结合Altera公司的Stratix系列产品的特点,以一个基于MAC的8阶FIR数字滤波器的设计为例,给出了使用Verilog硬件描述语言进行数字逻辑设计的过程和方法,并且在QuartusⅡ的集成开发环境下编写HDL代码,进行综合 利用QuartusⅡ内部的仿真器对设计做脉冲响应仿真和验证。-This paper analyzes the FIR digital filter structure an
DigitalCircuitExerciseAnswer
- 电子技术基础(第五版数字部分)康华光 课后习题解答 1 数字逻辑概论 2 逻辑代数与硬件语言描述 3 逻辑门电路 4 组合逻辑电路 5 锁存器和触发器 6 时序逻辑电路 7 存储器 8 脉冲波形的变换与产生 9 数模与模数转换器-The basis of electronic technology (the fifth edition of the digital part), Culture and Sport Exercise Huaguang ans
Framework
- 浙江大学数字逻辑基础的实验十二的源代码。(Zhejiang University digital logic based experiment 12 source code)
八路彩灯
- 数字逻辑实验用8个LED代表8个彩灯,能够演示2种以上花样:左移、右移(Digital logic experiment with 8 LED represents 8 lantern, can demonstrate more than 2 kinds of patterns: left shift, right shift)
定时器.DSN
- 数字逻辑设计——定时器 1. 设计一个能在0~60分钟内定时的定时器 2. 定时开始工作红指示灯亮,结束时绿指示灯亮 3. 可以随意以分为单位,在60分范围内设定定时时间 4. 随着定时的开始,显示器显示时间,如定时10分,定时开始后显示器依次是0-1-2-3-4-5-6-7-8-10进行即时显示 5. 定时结束时,手动清零(Digital logic design - timer 1. to design a can in 0~60 minutes timer timer 2. timer
设计相应的数字逻辑判断以下几种情况
- 设计相应的数字逻辑判断以下几种情况: a)确定一个32-bit有符号数大于零 b)确定一个32-bit有符号数小于零 c)确定两个32-bit有符号数相等 d)确定两个32-bit有符号数不相等 e)比较两个32-bit有符号数的大小 画出电路框图,分析复杂度和成本,探讨MIPS指令集分支转移指令的条件比较在硬件实现上可能的优势。(Design corresponding digital logic to judge the following situations: a) Determine