搜索资源列表
PLL_System_Sim_for_matlab
- 仿真锁相环系统,可以仿真锁定时间。不同的环路带宽对系统的非理想特性!-PLL simulation system that can lock simulation time. Different loop bandwidth of the system of non-ideal characteristics!
pll
- 介绍一个小的进行锁相环PLL仿真的信号预处理程序-Introduced to carry out a small simulation of phase-locked loop PLL signal pre-processing procedures
video_process_base_on_DSPandFPGA
- 基于高速数字信号处理器(DSP) 和大规模现场可编程门阵列( FPGA) ,成功地研制了小型 化、低功耗的实时视频采集、处理和显示平台. 其中的DSP 负责图像处理,其外围的全部数字逻辑功能都集成在一片FPGA 内,包括高速视频流FIFO、同步时序产生与控制、接口逻辑转换和对视频编/ 解码器进行设置的I2 C 控制核等. 通过增大FIFO 位宽、提高传输带宽,降低了占用EMIF 总线的时间 利用数字延迟锁相环逻辑,提高了显示接口时序控制精度. 系统软件由驱动层、管理层和应用层组成,使得硬件管
Technologyofcarriertrackingforhighdynamicsignalsba
- 高动态给载波的跟踪带来了很大的困难,本文研究采用锁频环( FLL) 和锁相环( PLL) 相结合的方法来实现 载波跟踪-High dynamic to the carrier' s tracking has led to great difficulties, this paper uses frequency-locked loop (FLL) and phase-locked loop (PLL) methods to achieve a combination of carrie
PPL
- 关于锁相环路的相关仿真,描绘的是一阶锁相环,二阶及三阶的各个特性。-PLL simulation, depicted is a first-order phase-locked loop, the second-order and third-order characteristics.
pll
- PLL 锁相环verilog程序 可以直接使用-The PLL can be used directly good use
matlab
- 应用LSE 算法估计载波频率和相位,又称为锁相环。使用初值和迭代算法,估计频率和相位值,并根据估计出的频率和相位值画出估计得正弦波。将正弦波真值和估计值画在同一个图中,每更新一次,重新绘制两个波形,最终需要画出演示视频中的效果:估计出的波形逐步靠近真正的波形。-Use the initial and iterative algorithm, estimate the frequency and phase values, and according to the estimated freque
ordyrnirstgood
- 频带数字通信中,频带一阶锁相环simulink模型 不错的 很好-Band digital communications, frequency band of first order phase-locked loop simulink model good is very good
020256
- 仿真锁相环系统,可以仿真锁定时间,不同的环路带宽对系统的非理想特性!(Phase-locked loop simulation system, simulation can lock time, different loop bandwidth non-ideal characteristics of the system.)