搜索资源列表
mod1
- multiplier with redundant operand
modi3
- sub nano second 32 bit multiplier
yibuqingling
- VHDL verilog 乘法器异步清零-VHDL verilog multiplier Asynchronous Clear
CORDIC
- fft twiddle factor multiplier design with cordic processor
multifreqvhdl
- 资料是本人根据相关文献资料用vhdl语言编写的旋转机械鉴相信号倍频的程序,multifre1.vhd是倍频程序,multifre1.vwf是仿真波形文件,stp1.stp是虚拟逻辑分析仪signaltap文件。该倍频程序可以直接使用,可以设置倍频数,修改实体参数N即可。-According to the literature data is the information I have written in with vhdl Rotating Machinery Kam believe tha
guangshanweiyiceiangkongzhixitong
- 精密工作台的光栅位移测量和控制系统 精密工作台的光栅定位测量和控制系统的设计 介绍了 国内外现状和光栅检测的历史。当今采用的原理和总体方案,放大整形、5倍频电阻链细分并联4细分辨向电路,24位可逆计数器 -Grating displacement precision stage control system for precision measurements and positioning table of the raster measurement, and control syste
bs
- 布斯乘法器 这种特殊的乘法器供给需要使用的人使用-Booth multiplier
111
- Low Power Multiplier Implementation
222
- pipelined multiplier accumulator architecture
BOOTH_MUL
- booth multiplier with the detail document
ECC
- 一种并行的有限域乘法器结构,用于ECC系统构建,多项式基-A parallel Finite Field Multiplier Architecture for ECC system construction, polynomial basis
zzbdsjc
- 正则表达式系统教程,对一个程序员来说正则表达式有时候能起到事半功倍的功能,本教程为chm格式,从基础教你如何使用正则表达式。 目录1._引子 2._正则表达式的历史 3._正则表达式定义 3.1_普通字符 3.2_非打印字符 3.3_特殊字符 3.4_限定符 3.5_定位符 3.6_选择 3.7_后向引用 4._各种操作符的运算优先级 5._全部符号解释 6._部分例子 7._正则表达式匹配规则 7.1_基本模式匹配
AD7879_7889_cn
- AD7879中文手册,很难得的触摸屏开发开发指南,linux内核中也有他的驱动源码,文档和程序相结合,一定会事半功倍的-AD7879 Chinese manual, hard to come by touch-screen development Development Guide, linux kernel, also had his driver source code, documentation and procedures combined, will be a multiplier
Parallel-optimization
- 介绍用于光纤通信的速率为2.5 Gb/s的高速RS(255,239)译码器设计。对输入信号中可能出现的超 出译码器纠错能力的误码可进行检测判断,保证了误码不扩散。对译码器中大量使用的有限域乘法器进行了优化设计,尤其对并行钱氏搜索电路中的乘法器采用了按组优化设计方法,与直接实现方法相比,复杂度降低了45 -For optical fiber is introduced at a rate of 2.5 Gb/s (255239) of the high speed RS decoder des
ReedSolomon-decode-new-circuit
- 用于RS码译码的两种新电路:普通基“比特串行序列乘法电路”和“比特串行 乘法累加电路”,基本上以m个与门代替了两个任意元素相乘的复杂乘法器,使译码电路大大简化.作为一个应用实例,详细阐明了用它们构造的RS码纠删/纠错译码各步电路. -Used for RS code of decoding two new circuit: common base "bit serial sequence multiplication circuit" and "bit serial multiplica
xp
- 我们一直用鼠标来操作Windows系统,但你知道用命令怎么来运行吗?有时候用一些命令会起到事半功倍的效果 <1:XP系统命令(1) 2:XP系统命令(2) 3:XP系统命令(3) 4:XP系统命令(4) 我们一直用鼠标来操作Windows系统,但你知道用命令怎么来运行吗?有时候用一些命令会起到事半功倍的效果- We have been operating Windows systems with the mouse, but you know how to run th
Phase-and-Frequency-Detector
- 针对锁频锁相器( Phase and Frequency Detector, PFD) 应用于低信噪比、大频偏的条件, 通过理论分析和仿真验证阐述了窗口类型对系统频偏捕获速度、范围、噪声门限及相位噪声抖动的影响机理. 推导出等效相位噪声功率谱密度的表达式. 证明了大窗口具有更低的噪声门限和更小的稳态相位抖动, 但捕获速度较慢. 为了提高捕获速度, 对鉴相器输出值取极性运算得到改进的PFD 算法. 新算法不仅能增加鉴相增益提高捕获速度 还可以减少等效噪声功率谱密度降低相位抖动 同时新算法不需要乘法
zengguangchengzifa
- 优化算法-增广乘子法C语言算法,含约束,亲测可通过-Optimization algorithm- augmented multiplier method C language algorithms
DA-500-600
- Distributed arithmetic used for multiplier-less FIR filter implementation to reduce the computational complexity.
LC
- 本系统是以FPGA(EP2C8Q240C8)为控制核心,由压控振荡器、PLL倍频器、高频功率放大器、遥控器及LCD显示模块组成的压控LC振荡器。能实现输出正弦波频率在15MHZ~35MHZ步进可调,其最小步进为5002HZ,频率稳定度为10-5。当输出信号的频率为30MHZ、峰峰值稳定在1V左右时,在+12V单电源工作的情况下,功率放大器能实现在50Ω纯阻性和50Ω+20pf容性负载上输出功率大于20mw。LCD显示模块能实时显示输出信号的峰峰值和频率,精度由于10 。-This system