CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 文档资料 搜索资源 - 校时

搜索资源列表

  1. shuzizhongsheji

    0下载:
  2. 多功能数字钟设计 一、设计任务: (一)主体功能 用HDL设计一个多功能数字钟,包含以下主要功能: 1.计时及校时,时间可以24小时制或12小时制显示 2.日历:显示年月日星期,及设定设定功能 3.跑表:启动/停止/保持显示/清除 4.闹钟:设定闹钟时间,整点提示 -multifunctional design of a digital clock, design tasks : (1) the main function of HDL design with a
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:311811
    • 提供者:xiak
  1. petyfer.RAR

    1下载:
  2. 【设计题目】 多功能数字钟的设计 【设计目的】 1掌握数字系统的分析和设计方法 2能够熟练的、合理的选用集成电路器件 3熟悉EWB软件的使用。 【设计指标及要求】 设计一个多功能数字钟,以一昼夜24小时为一个计数周期。准确计时,具有“时”“分”“秒”数字显示。整点能自动打点、报时。要求报时声响四低一高,最后一响为整点。具有校时功能。要求电路主要采用中小规模CMOS集成电路。要求电路尽量简化,并选用同类型的器件。在EWB电子工作平台上进行电路的设计和计算机仿真。
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:197865
    • 提供者:petyfer
  1. shuzhizhong_kechengsheji

    0下载:
  2. 中南大学数字电子技术课程设计--数字钟的设计 一.设计目的 1. 进一步掌握各芯片的逻辑功能及使用方法。 2. 进一步掌握数字钟的设计方法和和计数器相互级联的方法。 3. 进一步掌握数字系统的设计和数字系统功能的测试方法。 4. 进一步掌握数字系统的制作和布线方法。 二.设计要求 1.设计指标  数字钟具有显示时、分、秒的功能;  有校时功能,可以分别对时及分进行单独校时,使其校正到标准时间;  计时过程具有
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:160203
    • 提供者:thocr
  1. TestingDoc

    0下载:
  2. 自动进行JAVA单元测试和代码标准检查来帮助开发人员编写克号的代码的工具。可分析类,然后生成单元测试案例来包括最大的覆盖测试,发现未处理的异常并校验需求。-自动的基本错误预防,包括单元测试和自动代码标准检查-生成并执行单元测试案例-提供了进行黑盒测试、模型测试和系统测试的快速简单的途径-识别并预防未处理的运行时异常,函数错误,内存泄露,性能问题和安全弱点-监控测试的覆盖范围-自动回归测试-检查超过380个来自JAVA专家的编码规范-改正违反超过160个编码规范的错误-允许用户创建自己的编码规范-
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:2151952
    • 提供者:张玉明
  1. ADsample

    0下载:
  2. 1参考电压需要足够精确,推荐使用外部高精准参考电压. 2如果PGA可调,增益系数一般是越小噪声越低. 3一般最好用到满量程,此时AD精度不浪费. 4如果有偏置,需要进行自校. 5请注意在使用DEMO板调试时,会由调试口导入PC噪声,由信号连接线导入外部噪声,因此建议使用屏蔽电缆传输信号. -A sufficiently accurate reference voltage needs to recommend the use of an external high-pre
  3. 所属分类:Document

    • 发布日期:2017-04-05
    • 文件大小:1066
    • 提供者:allfirst
  1. Digital_System_Design_using_VHDL

    0下载:
  2. 1.能正常计时。显示模式分为24小时制和12小时制。其中12小时制须显示上、下午。“时”、“分”、“秒”都要显示。 2.具有快速校准时、分、秒的功能。手动校准,用一个功能键选择校时、校分功能,用另一功能键调校对应时、分数值。 3.整点自动报时。在离整点10s时,便自动发出鸣叫声,步长1s,每隔1s鸣叫一次,前四响是低音,最后一响为高音,最后一响结束为整点。 -1. To resume normal time. Display mode is divided into 24-hour
  3. 所属分类:Project Design

    • 发布日期:2017-03-28
    • 文件大小:158420
    • 提供者:林文
  1. shuzi

    1下载:
  2. 设计一个采用数字电路实现,对时,分,秒.数字显示的计时装置,周期为24小时,显示满刻度为23时59分59秒,并具有校时功能和报时功能的数字电子钟。电路主要采用中规模集成电路.本系统的设计电路由脉冲逻辑电路模块、时钟脉冲模块、时钟译码显示电路模块、整电报时模块、校时模块等部分组成。采用电池作电源,采用低功耗的芯片及液晶显示器,发生器使用石英晶振、计数振荡器CD4060及双D触发器74LS74,计数器采用同步双十进制计数器74LS160,锁存译码器是74LS248,整电报时电路用74LS74,74L
  3. 所属分类:Document

    • 发布日期:2017-03-30
    • 文件大小:449314
    • 提供者:张龙
  1. 20100711215057

    0下载:
  2. 本设计文档中所包含测试情况下, 单天线和双天线时各模块输出的结果数据。 测试条件: 一个分组数 所得结果: 1) CRCA校验模块result.DAT 2) CRC码块分隔模块result.DAT 3) turbo编码模块result.DAT 4) 速率匹配模块result.DAT 5) 级联模块result.DAT 6) 加扰模块result.DAT 7)
  3. 所属分类:Document

    • 发布日期:2017-04-07
    • 文件大小:511350
    • 提供者:haha
  1. IGBT

    0下载:
  2. 我平时编程和设计时常用的小工具集合。 功能: 1-8位校验和 2-16位校验和 3-计算CRC8 4-计算CRC16 5-计算CRC32 6-计算MD5 7-计算SHA1 -I usually used when programming and designing a small collection of tools. Function: 1-8 bit checksum 2-16 bit checksum 3- calculatin
  3. 所属分类:software engineering

    • 发布日期:2017-03-29
    • 文件大小:698717
    • 提供者:youlijun
  1. dianzishizhong

    0下载:
  2. 利用试验平台提供的硬件资源设计一个电子表。该电子表以时、分、秒的形式实时显示当前时间,且具有校表功能,利用小键盘与标准时间校准-Use test platform provides the hardware resources to design a spreadsheet. The electronic form in hours, minutes, seconds display the current time, and has a calibration function, use th
  3. 所属分类:software engineering

    • 发布日期:2017-05-12
    • 文件大小:2751034
    • 提供者:烟云舞
  1. C51-Clock

    0下载:
  2. 本设计的数字时钟利用 51 单片机作为核心芯片,辅以按键、蜂鸣器和LED显示器,以实现具有计时、校时、闹钟设定等功能。利用单片机实现的数字时钟具有编程灵活,便于功能的扩充等优点。-51 single-chip digital clock in this design as the core chip, combined with the buttons, buzzer and LED display, in order to achieve timing, timing, alarm setti
  3. 所属分类:software engineering

    • 发布日期:2017-03-29
    • 文件大小:8775
    • 提供者:li
  1. C51-Digital-Clock

    0下载:
  2. 本设计的数字时钟利用 51 单片机作为核心芯片,辅以按键、蜂鸣器和LED显示器,以实现具有计时、校时、闹钟设定等功能。利用单片机实现的数字时钟具有编程灵活,便于功能的扩充等优点。-51 single-chip digital clock in this design as the core chip, combined with the buttons, buzzer and LED display, in order to achieve timing, timing, alarm sett
  3. 所属分类:software engineering

    • 发布日期:2017-04-07
    • 文件大小:8791
    • 提供者:li
  1. CS8955_RDS

    1下载:
  2. RDS(Radio Data System)数据广播系统是将数字信号调制到调频波段 (87.5~108MHz)并以广播的形式发送的一种信号传输系统。这种传输模式在北美 和欧洲得到了采用,而且得到越来越多的其他国家的关注。在北美和欧洲 都有 相应的标准,即RBDS 和RDS。 传输数据时,数据加载到57KHz 的副载波频段。副载波经过调制以适应固定 的双相编码信号。这个副载波经过抑制以避免调制后的数据在锁相环立体声解码 器中产生混叠同时还要与德国同样采用57KHz 频率作为
  3. 所属分类:Communication

    • 发布日期:2017-03-29
    • 文件大小:191209
    • 提供者:liyanya
  1. an-inproved-LDPC-decoding-algorithm

    0下载:
  2. LDPC 码的改进迭代比特翻转译码算法为提高低密度奇偶校验(LDPC)码的低复杂度硬判决译码算法的性能,提出了一种改进的比 特翻转(BF)译码算法,在迭代时利用一个交替的门限模式对多个比特进行翻转,降低了每次迭代时 比特被错误翻转的概率,从而有效提高了译码性能。-An Improved Iterative Bit
  3. 所属分类:Communication

    • 发布日期:2017-04-10
    • 文件大小:1065744
    • 提供者:CBang
  1. Tripwire-intro

    0下载:
  2. Tripwire是一款最为常用的开放源码的完整性检查工具,可用于实现安全管理系统,它生成目标文件的校验和并周期性的检查文件是否被更改。下面我们简单介绍一下Tripwire的运行机理。与大多数完整性检查程序相同,对于需要监视的文件,Tripwire会使用校验和来为文件的某个状态生成唯一的标识(又称为"快照"),并将其存放起来以备后用。当Tripwire程序运行时,它先计算新的标识,并于存放的原标识加以比较,如果发现不匹配的话,它就报告系统管理人员文件已经被修改。接下来,系统管理员就可以利用这个不匹
  3. 所属分类:File Formats

    • 发布日期:2017-04-02
    • 文件大小:315604
    • 提供者:王涛
  1. the-digital-clock

    0下载:
  2. 本设计选用 ALTERA 公司的 EP1C12Q240C8 芯片,利用 VHDL 语言采用自 顶向下的方法在 Quartus Ⅱ环境下完成了数字钟的设计,最后在实验箱上进行测 试。该数字钟包含的功能有计时、显示星期、校时校分、清零、整点报时、音乐 闹铃。-The design uses the silicon chip EP1C12Q240C8 produced by the company of ALTERA. And with the help of VHDL, the de
  3. 所属分类:software engineering

    • 发布日期:2017-04-25
    • 文件大小:231232
    • 提供者:费孝海
  1. Radio-Controlled-Clock

    0下载:
  2. 可以自动计时与校时的电波钟程序,内含解码程序-Timing and clock radio automatically when the school program, containing decoding program
  3. 所属分类:software engineering

    • 发布日期:2017-03-21
    • 文件大小:740094
    • 提供者:王和宇
  1. mega16clock

    0下载:
  2. 当时钟正常走的的时候,按一下key2,第一位开始闪亮,且通过key1来对该位进行加1操作,通过key2来向右移动要调节的位的闪亮和通过key1进行加操作完成校时功能,知道按到数码管不再闪亮-When the clock normal walking, click the key2, first begin to flash, and by key1 to this bit are incremented by key2 to move to the right to adjust the bit
  3. 所属分类:software engineering

    • 发布日期:2017-05-04
    • 文件大小:8444
    • 提供者:周佳扬
  1. new 1.txt

    0下载:
  2. CRC8Java 校验代码CRC校验可以简单地描述为:例如我们要发送一些数据(信息字段),为了避免一些干扰以及在接收端的对读取的数据进行判断是否接受的是真实的数据,这时我们就要加上校验数据(即CRC校验码),来判断接收的数据是否正确。在发送端,根据要传送的k位二进制码序列,以一定的规则(CRC校验有不同的规则。这个规则,在差错控制理论中称为“生成多项式”。)产生一个校验用的r位校验码(CRC码),附在原始信息后边,构成一个新的二进制码序列数共k+r位,然后发送出去。在接收端,根据信息码和CRC码
  3. 所属分类:文章/文档

    • 发布日期:2017-12-16
    • 文件大小:1024
    • 提供者:宇宙-1
  1. 8位奇偶校验器

    0下载:
  2. 奇偶校验器是通过信息位和1位校验位中的二进制中的“1”的个数来判断是偶还是奇数校验,如果是奇数,那么就是奇数校验码,反之则反,波形信息位为奇数为1,校验位为0时,输出的奇校验位为0,偶校验位为1,奇校验错误为0,偶校验错误为1(即有错)。同理其他测试分别测试了信息位为奇数个1,校验位为1、信息位为偶数个1,校验位为1、信息位为偶数个1,校验位为0的情况,图中波形的测试完全符合预期要求。
  3. 所属分类:软件工程

« 12 »
搜珍网 www.dssz.com