CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 文档资料 软件工程 搜索资源 - 时序控制

搜索资源列表

  1. 8031motor

    0下载:
  2. 给出了8031控制步进电机的时序图,并给出了相应的代码供参考。-given the 8031 stepper motor control the timing map and the corresponding code for reference.
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:813107
    • 提供者:曹雷
  1. LCD(July20th)

    0下载:
  2. 研究用FPGA实现对LCD显示驱动的控制,通过一个数字时钟作为演示,具体论证用FPGA驱动字符型液晶显示器的方法,其核心是控制液晶显示控制器的时序,经测试,该方法切实可行,可以代替用单片机驱动LCD。
  3. 所属分类:软件工程

    • 发布日期:2014-01-17
    • 文件大小:18819
    • 提供者:建国
  1. vhdl

    0下载:
  2. VHDL是Very High Speed Integrated Circuit Hardware Descr iption Language的缩写, 意思是超高速集成电路硬件描述语言。对于复杂的数字系统的设计,它有独特的作用。它的硬件描述能力强,能轻易的描述出硬件的结构和功能。这种语言的应用至少意味着两种重大的改变:电路的设计竟然可以通过文字描述的方式完成;电子电路可以当作文件一样来存储。随着现代技术的发展,这种语言的效益与作用日益明显,每年均能够以超过30%的速度快速成长。 这次毕
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:473740
    • 提供者:造型
  1. interfacebetweenchineselcdandmcu

    0下载:
  2. 介绍了中文液晶显示模块3 种常见的操作时序,并针对不同的协议和控制模式,提供了其与单片机4 种不同的接口电路,同时列出了相应的参考程序。实际使用时,可以根据电路设计要求,选择不同的显示接口电路。
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:156248
    • 提供者:春荣
  1. avr16-step_motor-control

    0下载:
  2. 本设计采用ATEML公司的mega16 单片机对步进电机进行控制,通过IO口输出的具有时序的方波作为步进电机的控制信号,信号经过芯片L298N驱动步进电机;同时,用键盘来对电机的状态进行控制。-This design uses the company ATEML S mega16 SCM ATEML stepper motor control, through the IO port output with the timing of the square wave as a stepper m
  3. 所属分类:Project Design

    • 发布日期:2017-03-31
    • 文件大小:240672
    • 提供者:panling
  1. 132467653432

    0下载:
  2. SLE4442中文技术手册,详细的介绍了sle4442的控制方式。包括详细的时序图。-SLE4442 Chinese technical manuals, detailed introduction to the sle4442 control mode. Including a detailed timing diagram.
  3. 所属分类:software engineering

    • 发布日期:2017-04-06
    • 文件大小:359571
    • 提供者:qsg
  1. DesignofFloatingPointCalculatorBasedonFPGA

    0下载:
  2. 给出系统的整体框架设计和各模块的实现,包括芯片的选择、各模块之间的时序以及控制、每个运算模块详细的工作原理和算法设计流程;通过VHDL语言编程来实现浮点数的加减、乘除和开方等基本运算功能;在Xilinx ISE环境下,对系统的主要模块进行开发设计及功能仿真,验证 了基于FPGA的浮点运算。 -The overall framework of system design and realization of each module which contain selection of ch
  3. 所属分类:Project Design

    • 发布日期:2017-05-13
    • 文件大小:3488790
    • 提供者:mabeibei
  1. 040402~~

    0下载:
  2. 虽然与SRAM相比,SDRAM需要额外的控制逻辑,有更复杂的时序要求,需要定时刷新,但是由于SDRAM具有单位空间存储容量大和价钱便宜的优点,因而被许多的嵌入式开发者所青睐。为此,针对这种情况,必须设计SDRAM控制器。为了降低系统成本,本课题采用FPGA技术,并使用VHDL语言研究了FPGA与SDRAM的存储器接口实现问题。-Abstract In order to expand the SDRAM’S storage capacity of the TS一101 processor,a me
  3. 所属分类:Project Design

    • 发布日期:2017-04-02
    • 文件大小:254932
    • 提供者:zhangying
  1. Study-design-step-motor-

    0下载:
  2. 设计采用凌阳16 位单片机SPCE061A对步进电机进行控制,通过IO口输出的具有时序的方波作为步进电机的控制信号,信号经过芯片L298N驱动步进电机-The design of sunplus SPCE061A 16-bit single chip for stepping motor control, through the IO port output with sequence of square wave as a stepping motor control signal, the
  3. 所属分类:Project Design

    • 发布日期:2017-11-13
    • 文件大小:328021
    • 提供者:aaron
  1. dianlutu

    0下载:
  2. 通过温度传感器对空气进行温度采集,将采集到的温度信号通过处理后传输给单片机,再由单片机控制显示器,并比较采集温度与设定温度是否一致,然后驱动空调机的加热或降温循环对空气进行处理,从而模拟实现空调温度控制单元的工作情况。空调温控器主要单片机,时序电路,温度采样电路,A/D转换电路,温度显示电路,温度输入电路,驱动电路等组成-Air temperature sensor temperature acquisition by processing the collected temperature s
  3. 所属分类:software engineering

    • 发布日期:2017-11-24
    • 文件大小:152356
    • 提供者:cc
  1. The-elevator-PLC-control

    0下载:
  2. 介绍利用PLC可编程控制器在升降电梯中的应用,包括电梯逻辑时序控制、通信等功能的实现-Describes the use of elevators PLC programmable controller in the application, including the realization of the elevator logic timing control, communications and other functions
  3. 所属分类:Project Design

    • 发布日期:2017-04-05
    • 文件大小:99176
    • 提供者:杨林
  1. UCGUI_shiboqi

    0下载:
  2. 提出了一种基于UCOS和UCGUI的数字存储示波器的软件时序逻辑状态机实现技术,硬件上采用FPGA+ARM的 结构,充分利用FPGA在逻辑控制、高速信号采集方面的优势,以及ARM核心在LCD波形刷新、人机接口以及通信协议处 理的灵活性,在提高系统整体性能和可靠性的同时简化了系统的软件和硬件结构。-UCOS proposed based digital storage oscilloscope and UCGUI software sequential logic state machin
  3. 所属分类:software engineering

    • 发布日期:2017-04-29
    • 文件大小:350414
    • 提供者:wujianming
  1. XPT2046

    0下载:
  2. 芯片xtp2046关于压力测量,温度测量,时序控制等。不光光有电路。该新品是电阻触摸控制芯片,4线控。-Chip xtp2046 on pressure measurement, temperature measurement, timing control. There are no bare circuit. The new product is a resistive touch control chip, 4-wire.
  3. 所属分类:Project Design

    • 发布日期:2017-04-10
    • 文件大小:1264655
    • 提供者:songjunkai
  1. fpga_ztj

    0下载:
  2. 对于FPGA状态机的设计心得 对于FPGA状态机的设计分为两类,分为mealy状态机和Moore状态机,mealy状态机的输出不仅与当前输入有关还与当前状态有关,而Moore状态机的输出仅与当前状态有关。对于状态机描述首先要知道输入,输出,当前状态,下一个状态的基本定义。 对不状态机的设计,首先要有一个初始状态,一般命名为IDLE,其状态一般设定在复位信号到来时。 对于时钟敏感的信号,在其最大的一个时钟周期作为总的状态循环,最下的一个时钟信号最为一个状态指令,一般用于时序图的描述;对
  3. 所属分类:Project Design

    • 发布日期:2017-04-13
    • 文件大小:2365
    • 提供者:宇龙
  1. DDR3读写测试

    1下载:
  2. MIG IP控制DDR3读写测试,于MIG IP核用户接口时序较复杂,这里给出扩展接口模块用于进一步简化接口时序。(MIG IP controls DDR3 reading and writing tests, and the time sequence of MIG IP kernel user interface is more complex.)
  3. 所属分类:软件测试

    • 发布日期:2018-04-30
    • 文件大小:798720
    • 提供者:陈先森你好
搜珍网 www.dssz.com