搜索资源列表
codeofvhdl2006
- 【经典设计】VHDL源代码下载~~ 其中经典的设计有:【自动售货机】、【电子钟】、【红绿灯交通信号系统】、【步进电机定位控制系统】、【直流电机速度控制系统】、【计算器】、【点阵列LED显示控制系统】 基本数字逻辑设计有:【锁存器】、【多路选择器】、【三态门】、【双向输入|输出端口】、【内部(缓冲)信号】、【编码转换】、【加法器】、【编码器/译码器】、【4位乘法器】、【只读存储器】、【RSFF触发器】、【DFF触发器】、【JKFF触发器】、【计数器】、【分频器】、【寄存器】、【状态机】
shiyan3niu
- 1.利用FLEX10KE系列(EPM10K100EQC240-1X)的CLOCKBOOST (symbol:CLKLOCK),设计一个2倍频器,再将该倍频器2分频后输出。 对其进行时序仿真。 2.设计一个数据宽度8bit,深度是16的 同步FIFO(读写用同一时钟),具有EMPTY、FULL输出标志。 要求FIFO的读写时钟频率为20MHz, 将1-16连续写入FIFO,写满后再将其读出来(读空为止)。 仿真上述逻辑的时序,将仿真
clocksync123
- This brief doccumentation done on the clock syncronasation in distributed systems.ths includes algorithem for physical and logical clocks and mutual exclusion.-This is brief doccumentation done on the clock syncronasation in distributed systems.ths i
DLogicalClocks
- Distributed Logical clocks. Code will spawn n (distributed) processes Pi, 0 ≤ i < n, each one looping forever. Each loop iteration is a loop interval and its duration can be set to 1 second. In every loop interval Pi does the following:
cpu
- 包括1) 时钟发生器 2) 指令寄存器 3) 累加器 4) RISC CPU算术逻辑运算单元 5) 数据控制器 6) 状态控制器 7) 程序计数器 8) 地址多路器 -1) clock generator 2) instruction register 3) accumulator 4) RISC CPU arithmetic logical unit 5) of the data controller 6) state controller 7),
cycle2final
- program for lamport logical clock,lamport vector clock,mekawa algorithm,suzuki kasami,
Causal-Ordering
- This a part of a basic implementation of a Lamport Logical Clock-This is a part of a basic implementation of a Lamport Logical Clock
clock-lw
- 2010年电子信息工程本科毕业论文,利用单片机的设计制作一个数字钟,详细阐述了数字钟的工作原理,讨论了硬件电路中各个模块的实现方法,并对它们进行了严格的理论逻辑推敲和实验测试,以达到设计要求。它可以实现数字钟的基本功能以及温度检测、定时自动闹铃等功能,而且具有更高的准确性。而这些,都是以数字化为基础的,因此研究单片机语言以及扩大其应用,有着非常现实的意义。-2010 Electronic and Information Engineering undergraduate thesis, the
FPGA-based-multi-Divider
- 分频器是指使输出信号频率为输入信号频率1/N的电子电路,N是分频系数。在许多电子设备中如电子钟、频率合成器等,需要各种不同频率的信号协同工作,常用的方法是以稳定度高的晶体振荡器为主振源,通过变换得到所需要的各种频率成分,分频器是一种主要变换手段。 本文当中,在分析研究和总结了分频技术的发展趋势的基础上,以实用、可靠、经济等设计原则为目标,介绍了基于FPGA的多种分频器的设计思路和实现方法。本设计采用EDA技术,以硬件描述语言VHDL为系统逻辑描述手段设计文件,在QuartusⅡ工具软件环境下
Lamport-Timestamp-Algorithm
- Lamport logical clock
danpianj---lunwen
- 主要由AT89C52主控制器、18B20温度传感器、1302时钟芯片、1602液晶显示屏以及按键控制系统组成。本系统以单片机C语言进行程序的编写,由于C语言与单片机底层结合,使程序设计的逻辑关系更加简洁明了。此程序直接在Keil软件编译程序,利用Proteus进行仿真调试,方便修改调试。-Mainly by the main controller AT89C52, 18B20 temperature sensor, clock chip 1302, 1602 LCD screen and but