搜索资源列表
综合布线系统方案设计及预算案例讲解
- 综合布线系统方案设计及预算案例讲解-integrated wiring system design and on budget case
综合布线的程序设计
- 综合布线管理系统,用vb+execel实现,xexcel作为后台数据库存储数据。-integrated wiring management system, with vb execel realized, as xexcel background databases store data.
car_bus
- 随着车用电气设备越来越多,从发动机控制到传动系统控制,从行驶、制动、转向系统控制到安全保证系统及仪表报警系统,从电源管理到为提高舒适性而作的各种努力,使汽车电气系统形成一个复杂的大系统,并且都集中在驾驶室控制。另外,随着近年来ITS的发展,以3G(GPS、GIS和GSM)为代表的新型电子通讯产品的出现,它对汽车的综合布线和信息的共享交互提出了更高的要求。
quartusII203quartusii
- 讲解quartus的一些基本操作,如设计输入,综合,布局布线,下载-Quartus explain some basic operations such as design entry, synthesis, layout, downloads
TIA-EIA-568-B.1
- 综合布线系统的标准,综合布线系统布线时参考- Generic Cabling System standard, reference by wiring cabling system
astro
- Astro数字后端综合学习资料,资料非常详细,包括数字后端设置、布局、布线-Astro
Example-b3-1
- “\Example-b3-1\uart_regs\src”目录下为设计源文件 “\Example-b3-1\uart_regs\core”目录下为Altera的IP宏功能模块 “\Example-b3-1\uart_regs\sim\funcsim”目录下为功能仿真文件 “\Example-b3-1\uart_regs\sim\parsim”目录下为时序仿真文件 “\Example-b3-1\uart_regs\de
Example-s6-1
- 1.完成一个Tcl的脚本,用来建立一个新工程 2.指定源文件,并执行分析和综合 3.执行I/O分配检查 4.使用Tcl更改I/O位置约束,重新作I/O检查 指定时序要求,对设计布局布线,并执行时序分析-1. Complete a Tcl scr ipt, used to create a new project 2. Specify the source file, and perform analysis and synthesis 3. Perform I/O ass
lab1 Vivado Design Flow
- 适用于对verilog语言的初步学习,本文本就对RTL的编写,功能仿真,实现,布线,综合,以及生成比特流等环节进行了初步的描述。适合初学者学习。(For the preliminary study of Verilog language)
