CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 Windows编程 搜索资源 - RS232 VHDL

搜索资源列表

  1. URAT

    0下载:
  2. 最常见的rs232通信的vhdl实现,经过实际使用验证
  3. 所属分类:通讯编程

    • 发布日期:2008-10-13
    • 文件大小:32594
    • 提供者:江泽民
  1. rs232

    0下载:
  2. this is a vhdl version of MiniUART implementation
  3. 所属分类:其它

    • 发布日期:2008-10-13
    • 文件大小:964309
    • 提供者:kevin
  1. FPGA-UART

    1下载:
  2. 用FPGA器件实现UART核心功能的一种方法 串行外设都会用到RS232-C异步串行接口,传统上采用专用的集成电路即UART实现,如TI、EXAR、EPIC的550、452等系列,但是我们一般不需要使用完整的UART的功能,而且对于多串口的设备或需要加密通讯的场合使用UART也不是最合适的。如果设计上用到了FPGA/CPLD器件,那么就可以将所需要的UART功能集成到FPGA内部,本人最近在用XILINX的XCS30做一个设计的时候,就使用VHDL将UADT的核心功能集成了,从而使整个设计更
  3. 所属分类:通讯编程

    • 发布日期:2008-10-13
    • 文件大小:27456
    • 提供者:开心
  1. Rs232_Recv2

    0下载:
  2. controller RS232 for receiving serial data at different speeds
  3. 所属分类:Driver Develop

    • 发布日期:2017-04-11
    • 文件大小:1097
    • 提供者:Natacho
  1. RS232

    0下载:
  2. 关于RS232的VHDL程序,具体是什么还不是太清楚,不过程序还是可以借鉴-RS232 on the VHDL program, specifically what is not too clear, but the procedure can still learn from
  3. 所属分类:Other systems

    • 发布日期:2017-04-01
    • 文件大小:300116
    • 提供者:y
  1. CameraDriver

    0下载:
  2. This module use OV7620 digital camera on the 24-bit RBG (8:8:8) data and display that in RS232 uart interface
  3. 所属分类:Driver Develop

    • 发布日期:2017-03-27
    • 文件大小:5412
    • 提供者:Joelmir J Lopes
  1. S7_PS2_RS232

    0下载:
  2. 利用cpld作为cpu控制器将ps2中取得按键值通过串口传送给pc机-cpld verilog ps2 UART
  3. 所属分类:Other systems

    • 发布日期:2017-04-09
    • 文件大小:1438790
    • 提供者:wphyl
  1. Rs232Memoria

    0下载:
  2. memoria rs232 en vhdl
  3. 所属分类:Other systems

    • 发布日期:2017-11-27
    • 文件大小:463967
    • 提供者:alejo
  1. 1.UART

    0下载:
  2. 该代码主要实现UART的串行通信,针对的是RS232芯片,同时包含了verilog和VHDL编写的程序-The code UART serial communication, RS232 chip, also contains a program written in verilog and VHDL
  3. 所属分类:Other systems

    • 发布日期:2017-11-17
    • 文件大小:1501494
    • 提供者:mingbo
  1. kehshechenxu

    1下载:
  2. 编制一全双工UART电路,通过试验箱MAX202E转换成RS232电平,与计算机进行通讯实验,设置8个按键,按键值为ASIC码“1”~“8”,通过串口发送给计算机,在计算机上显示键值,同时在数码管最高位显示;计算机可发送“0”~“F”的ASIC码,FPGA接收后在数码管低位显示0~F。通过按键可设置波特率。 要求:波特率为三种 1200、2400、9600,由1个按键选择,3个LED分别指示; 数据格式为1位起始位、8位数据位和一位停止位; 上位计算机发送接收软件可使用
  3. 所属分类:其他

搜珍网 www.dssz.com