搜索资源列表
PDIUSBD12_program_manual_chinese
- PDIUSBD12 是一款带有并行总线和局部DMA传输能力的高速USB 接口器件固件设计的目标就是 使PDIUSBD12 在USB 上达到最大的传输速率外围设备例如打印机扫描仪外部的海量存储器和数码 相机都可使用PDIUSBD12 在USB 上传输数据这些设备的CPU 要忙于处理许多设备控制和数据以及图像 处理等任务PDIUSBD12 的固件设计成完全的中断驱动当CPU 处理前台任务时USB 的传输可在后台 进行这就确保了最佳的传输速率和更好的软件结构同时简化了编程和调试 后
serialrxtx.rar
- 个人原创,已经测试通过。功能:完成串行数据与RS232格式数据的收发转换,ST16C450+串并双向转换兼收发时序产生功能,优点:省去了传统的ST16C450需要CPU干预的缺点,简化设计, 纯硬件自动转换,缺点:忽略各种异常报警,适用于误码测试时使用(传输错误由误码测试功能模块完成检测)。,Personal originality, have the test. Function: the completion of serial data and send and receive RS23
RIL
- Ril设计思想解析目前的智能机在硬件上多采用双cpu的架构,一个是基带处理器,主要处理数字信号、语音信号的编码解码以及GSM通信协议,另一个是应用处理器,运行操作系统和各种应用程序。基带处理器、射频和其它外围芯片作为一个模块,成为GSM/GPRS modem,提供AT命令接口。网络的应用已经是一个需求的热点,而目前的GSM模块大多都能支持GPRS功能。应用处理器通过AT命令集与带GPRS功能的无线通讯模块通信,为实现网络的应用提供了一个最底层的支持。-Ril intelligent design
CPUbasedembeddedwirelesscommunicationterminals_Sys
- 基于嵌入式无线CPU短信通信终端系统的设计CPU-based embedded wireless communication terminals System SMS-CPU-based embedded wireless communication terminals System SMS
MT6589_SCH
- MTK公司最新4核手机CPU,MTK6589,全套手机参考设计原理图,ARMv7架构 CORTEX-A7内核-MTK s latest four-core mobile CPU, MTK6589, complete reference design schematics, ARMv7 architecture CORTEX-A7 core
前导零CPU
- 在多周期CPU的基础上设计一个前导0检测程序。(A preamble 0 detection program is designed on the basis of multi period CPU.)
PSoC? 4 PSoC 4XX7BLE
- PSoC? 4 是一个可扩展和可重配置的平台架构,是一个包含ARM? Cortex?-M0 CPU 的可编程嵌入式系统控制器。它把可编程、可 重新配置的模拟和数字模块与灵活的自动布线资源相结合。基于该平台的PSoC 4XX7_BLE 系列产品集成了下面各成分:集成低功耗 蓝牙(简称BLE,还称为Bluetooth Smart)的微控制器、无线模块和子系统。其他功能包括数字可编程逻辑、高性能的模数转换 (ADC) 、比较器模式的运算放大器以及标准通信和时序外设。为了满足新应用和设计的要求, PSo