搜索资源列表
数字频率合成器的FPGA实现
- 在EDA中,基于数字频率合成器的FPGA实现-in EDA, based Digital Frequency Synthesizer FPGA
firnew
- 数字滤波的设计:FIR滤波器,设计滤波器采样频率为600hz,截止频率200hz的高通滤波器-Digital Filter Design : FIR filter, the sampling frequency filter design to 600hz, 200hz cutoff frequency of the high pass filter
FIR123
- 1.利用Matlab进行产生频率为1000Hz和6000Hz的正弦信号,利用FDATOOL设计FIR滤波器(fs=16000Hz),以滤波6000Hz分量,并利用SPTOOL工具对信号滤波进行仿真与验证。 2.从MIC端口(J5)输入频率为1000Hz和6000Hz正弦信号的叠加信号,编写实时FIR滤波程序,选择合适的滤波器参数,滤除6000Hz的频率分量,利用示波器在SPEAKER端口(J6)观察输出波形。分析信号的频谱结构,设计满足要求的数字滤波器,-1. The use of Matl
multiratefliter
- 设模拟带通信号频率范围1KHz—1.1KHz,设计一个采样频率8KHz数字频谱分析系统,要求频率分辨率0.1Hz。若对信号直接用FFT进行频谱分析-simulation based communications, with the frequency range 1KHz - 1.1KHz. Design of an 8 KHz sampling frequency digital spectrum analysis system requirements frequency resolutio
DTK-IO
- 数字I/O实验主要完成的功能: 在此实验中,SEED-DEC5416 首选进行初始化,包括对外设 UART、本身频率的设定及一些状态区的初始化。然后等待 SEED-MMI5402 发送命令;SEED-DEC5416 响应交通灯自动模式、交通灯手动手动模式、交通灯东西通、交通灯南北通、及交通灯的禁行与夜间模式的操作命令。同时还响应,对 SEED-DEC5416 的复位及两个单元之间的通讯故障。
dspddfs
- 基于DSP的直接数字频率合成器的研究和实现.
DDS_DSP
- 这是用DSP实现频率数字合成的方案,贡献给大家做个参考
电子线路实验报告
- 设计一数字 频率计,其技术要求如下: (1) 测量频率范围:1Hz~100kHz。 (2) 准确度Dfx/fx£ ± 2%。 (3) 测量信号:方波,峰峰值为3V~5V。-design a figure frequency meter, the technical requirements are as follows : (a) measuring frequency range : 1Hz - 100kHz. (2) the accuracy Dfx / fxpound 2%. (
DSP
- 1.利用傅立叶级数展开的方法,自由生成所需的x(t); 2.通过选择不同的采样间隔T(分别选T>或<1/2fc),从x(t)获得相应的x(n)(作出x(n)图形); 3.对获得的不同x(n)分别作傅立叶变换,分析其频率响应特性4.利用巴特沃思、切比雪夫或椭圆滤波器设计数字滤波器(滤波特性自定),要求通过改变滤波器参数或特性(低通、高通、带通或带阻)设计至少两种数字滤波器,分析所设计滤波器并对上述给出的不同x(n)分别进行滤波; 5.利用窗函数设计法或频率采样法设计数字滤波
digitali
- 介绍了三种常见的数字信号处理过程的实现, 包括频率合成、调制和调制,并进行仿真和硬件下载验证。-Introduced three types of common digital signal processing to achieve the process, including frequency synthesis, modulation and modulation and download simulation and hardware verification.
DSP_Based_FDMA_Commucation_System
- 这是一个频分复用系统的数字处理方法,传送了2个wav文件,采样频率200kHz,2路载波的频率分别为44kHz,48kHz。整个代码涉及到wav文件的编码和解码,信号的数字滤波,调制解调。-This is a frequency division multiplexing system of digital processing methods, to send the two wav files, the sampling frequency of 200kHz, 2-carrier freq
dds_001
- 基于Matlab和AccelDSP开发工具设计的一个数字频率综合器实例(DDS)。可以参考学习如何使用AccelDSP。-AccelDSP development tools based on Matlab and the design of an instance of a digital frequency synthesizer (DDS). Can refer to learn how to use AccelDSP.
EvacapIsr
- 基于ti公司TMS320F28XX系列DSP的高速数字频率表程序-A high speed frequence meter used TMS320F28XX dsp.
design
- 介绍了DDS(直接数字频率合成)基本原理,提出以DDS芯片AD9850为核心、利用单片 机控制辅以必要的外围电路,构成一个输出波形稳定、精度较高的信号发生器。该信号发生器主要能 产生幅度和频率分别可调的正弦波、方波与三角波。实验结果表明,硬件电路结构简单,输出信号频 率稳定率优于10 - 3 ,幅值误差低于5 。 关键词: DDS 集成芯片 AD9850 信号发生-Describes the DDS (direct digital frequency synthesis) bas
DSPshiyandaima
- 实验一 一、观察采样引起的混叠。(来源:p57 习题1-3) 设模拟信号为 ,t的单位为毫秒(ms)。 1. 设采样频率为3kHz,确定与 混叠的采样重建信号 。 2. 画出 和 在 范围内的连续波形。(因数字计算机无法真正画出连续波形,可用较密的离散点的连线来近似。) 3. 分别用 和 在两信号波形上标记出3kHz采样点。 两信号波形是否相同?采样后的两序列是否相同? -11 experiments to observe the sampling due to a
Matlab
- 用matlab实现数字频率调制解调方案,包括滤波,噪声-Digital frequency modulation and demodulation using matlab program, including filtering, noise
新建文本文档
- 微机保护基于频率采样法的低通FIR数字滤波器的设计(Design of low - pass f.i.r digital filter based on frequency sampling)
LLC软启动程序18.1.16
- 数字控制的全桥LLC谐振变换器的软启动程序,开关频率从300kHz降为谐振频率(Soft start program of digital controlled full bridge LLC resonant converter, the switching frequency is reduced from 300kHz to resonant frequency)
AD9959手册
- AD9959含有4个直接数字频率合成器,提供各通道独立的频率、相位和振幅控制
TMS320F2806数字PFC程序
- 使用Ti 的 TMS320F2806(具有 100MHz 频率、64KB 闪存、12 通道 PWM 的 C2000? 32 位 MCU)的数字PFC程序(Digital PFC program of TMS320F2806)
