CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 文档资料 搜索资源 - 时序数据

搜索资源列表

  1. SPI 总线协议

    0下载:
  2. SPI 是一个环形总线结构,由ss(cs)、sck、sdi、sdo 构成,其时序其实很简单,主要是在sck 的控制下,两个双 向移位寄存器进行数据交换。 假设下面的8 位寄存器装的是待发送的数据10101010,上升沿发送、下降沿接收、高位先发送。 那么第一个上升沿来的时候数据将会是sdo=1;寄存器=0101010x。下降沿到来的时候,sdi 上的电平将所存到 寄存器中去,那么这时寄存器=0101010sdi,这样在8 个时钟脉冲以后,两个寄存器的内容互相交换一次。这样就完 成里一
  3. 所属分类:技术管理

    • 发布日期:2014-01-16
    • 文件大小:99613
    • 提供者:fangcj
  1. system_timing_theory

    0下载:
  2. 对于系统设计工程师来说,时序问题在设计中是至关重要的,尤其是随着时钟频率的提高,留给数据传输的有效读写窗口越来越小,要想在很短的时间限制里,让数据信号从驱动端完整地传送到接收端,就必须进行精确的时序计算和分析。同时,时序和信号完整性也是密不可分的,良好的信号质量是确保稳定的时序的关键
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:223203
    • 提供者:mayang
  1. 电子九阴真经

    0下载:
  2. 《DSP芯片的原理与开发应用》 《通过在FPGA设计流程引入功率分析》改善PCB的可靠性 《如何快速解决PCB设计EMI问题》菜鸟入门必看 《CADENCE射频SiP方法学套件加速无线应用设计》 《如何有效地管理FPGA设计中的时序问题》 《利用微型热管理和电源管理技术》解决电子设计的关键难题 最新射频IC应用编程接口设计方案 《DC/DC电源管理应用中的功率MOSFET的热分析方法》有效的解决方法 《基于PSoC3芯片的步进电机微步控制方案》经典案例 《SVN,HG,GIT命
  3. 所属分类:技术管理

  1. SDRAM 的原理和时序

    0下载:
  2. 、 数据输出(读) 在选定列地址后,就已经确定了具体的存储单元,剩下的事情就是数据通过数据 I/O通道 (DQ)输出到内存总线上了。但是在 CAS 发出之后,仍要经过一定的时间才能有数据输出, 从 CAS与读取命令发出到第一笔数据输出的这段时间,被定义为 CL(CAS Latency,CAS潜 伏期)。由于 CL只在读取时出现,所以 CL又被称为读取潜伏期(RL,Read Latency)。CL 的单位与 tRCD一样,为时钟周期数,具体耗时由时钟频率决定。
  3. 所属分类:文档资料

  1. FPGA调试工具chipscope

    1下载:
  2. Chipscope是XILINX推出的一款在线调试软件,价格便宜,通过它完全可以脱离传统逻辑分析仪(太贵)来调时序,观察FPGA内部的任何信号,触发条件、数据宽度和深度等的设置也非常方便,但是肯定也存在不足,比如速度和数据量方面。Chipscope本身是一个逻辑分析仪,主要用于在上板测试过程中采集并观察芯片内部信号,以便于调试。
  3. 所属分类:编程文档

    • 发布日期:2011-05-24
    • 文件大小:947538
    • 提供者:lanpad
  1. 详细介绍了SDRAM的时序控制

    0下载:
  2. 详细介绍了SDRAM的时序控制,如果使用VHDL代码从SDRAM中读取数据。-Details of the SDRAM timing control, if you use VHDL code to read data from the SDRAM.
  3. 所属分类:文档资料

    • 发布日期:2017-03-28
    • 文件大小:665521
    • 提供者:wang yong
  1. DS2438使用总结

    0下载:
  2. DS2438温度电流电压.txt DS2438使用总结(温度、电压已调通,电流还在调) 调了2天了,终于将DS2438调通了,着这里说说经验。其实说白了就是个时序问题,但是要注意两点:1>1-wire总线的复位和读写时间问题(这个相信做过的人一般都没有问题);2>DS2438内部AD转换的时间问题(这个问题大家可能容易忽视)。在坛子里看过别人的程序,在其他网站上也找过程序,有很多人有这样的问题,就是采温度是准确的,采电压不正确,其实这就是忽视了DS2438的内部ADC转换时间的
  3. 所属分类:文档资料

  1. pld MegaWizard Plug-In Manager

    1下载:
  2. 利用QuartusII的"MegaWizard Plug-In Manager", 设计输入数据宽度是4bit的ADD、SUB、MULT、DIVIDE、COMPARE 把它们作为一个project,DEVICE选用EPF10K70RC240-4,对它们进行 时序仿真,将仿真波形(输入输出选用group)在一页纸上打印出来。 2.利用QuartusII的"MegaWizard Plug-In Manager"中的LPM_
  3. 所属分类:软件工程

    • 发布日期:2016-01-24
    • 文件大小:32214
    • 提供者:李侠
  1. jifenlvboqi

    0下载:
  2. 为了解决软件无线电通信系统中频采样之后的极大数据量在基带处理部分对DSP计算的压力,常采用多速率处理技术.多速率处理过程中需要使用积分梳状滤波器、半带滤波器和高阶FIR滤波器.在分析了积分梳状滤波器的结构和特性的基础上,阐述了多级CIC滤波器一种高效的FPGA实现方法,该方法的正确性和可行性通过Quartus Ⅱ的时序仿真分析得以验证,实际中可以推广应用.-In order to solve software-defined radio communications system after I
  3. 所属分类:Project Design

    • 发布日期:2017-04-03
    • 文件大小:179939
    • 提供者:王楚宏
  1. SPI-

    0下载:
  2. 模拟spi驱动flash SO:串行数据输出脚,在一个读操作的过程中,数据从SO脚移位输出。在时钟的下降沿时数据改变。 SI: 串行数据输入脚,所有的操作码、字节地址和数据从SI脚写入,在时钟的上升沿时数据被锁定。 SCK:串行时钟,控制总线上数据输入和输出的时序。 /CS :芯片使能信号,当其为高电平时,芯片不被选择,SO脚为高阻态,除非一个内部的写操作正在进行,否则芯片处于待机模式 当引脚为低电平时,芯片处于活动模式,在上电后,在任何操作之前需要CS引脚的一个从高
  3. 所属分类:Document

    • 发布日期:2017-03-28
    • 文件大小:21384
    • 提供者:小文
  1. congxianchaoshengshujucaiji

    0下载:
  2. 在研究超声检测技术以及高频信号采集和处理技术发展趋势和PCI总线的特点基 础上,提出了一种基于PCI总线的超声数据采集卡的实现方案。在硬件方面,系统由模 数转换模块、数据缓冲模块、接口模块和逻辑控制模块等四个功能模块构成,着重研究 了接口芯片PCI9052的数据传输方式,采用原理图+VHDL的方法设计了板卡的内部控 制逻辑和数据缓冲模块,并进行了相关的时序仿真和逻辑验证。-Ultrasonic testing in research and high-frequency sign
  3. 所属分类:File Formats

    • 发布日期:2017-05-18
    • 文件大小:4976228
    • 提供者:姚木
  1. 2gbddr2

    0下载:
  2. DDR2数据手册 描述DDR2 SDRAM数据访问时序-DDR2 Data Manual, describes the DDR2 SDRAM data access timing
  3. 所属分类:File Formats

    • 发布日期:2017-05-12
    • 文件大小:2569380
    • 提供者:wang qiliang
  1. How-to-read-timing-diagram

    0下载:
  2. 时序 ,就是按照一定的时间顺序给出信号 就能得到你想要的数据,或者把你要写的数据写进芯片 -Timing Timing is given by a certain time sequence signal can get the data you want, or you write the data written into the chip
  3. 所属分类:software engineering

    • 发布日期:2017-03-23
    • 文件大小:101660
    • 提供者:李文
  1. RF905data

    0下载:
  2. nrf905无线通信模块,spi时序,实现快速收发,数据接收处理。-nrf905 wireless communication module spi timing, and quickly send and receive data receiving and processing.
  3. 所属分类:Communication

    • 发布日期:2017-03-30
    • 文件大小:1002170
    • 提供者:郑伟
  1. OV7670照相模组硬件应用指南

    1下载:
  2. OmniVision公司机密 1. OV7670 模组参考设计 注: 1.PWDN和RESET不用时,应接地 2. OV7670 模组接口参考设计 2.1 引脚定义 2.2 电源供给 3. OV7670 照相模组操作 3.1 节电模式 3.2 照相模组工作在不断电的节电模式 3.2.1 上电,硬件复位 3.2.2 上电,软件复位 3.2.3 由不断电的节电模式恢复工作 3.2.4 不断电的节电模式 3.3 照相模组工作在断电的节电模式 3.3.1 上电 3.3.2
  3. 所属分类:编程文档

    • 发布日期:2012-12-17
    • 文件大小:895435
    • 提供者:tangshaohu
  1. 1-Wire

    0下载:
  2. 在没有专用总线主机(如DS2480B、DS2482)的情况下,微处理器可以轻松地产生1-Wire时序信号。本应用笔记给出了一个采用‘C’语言编写、支持标准速率的1-Wire主机通信基本子程序实例。1-Wire总线的四个基本操作是:复位、写“1”、写“0”和读数据位。字节操作可以通过反复调用位操作实现,本文提供了通过各种传输线与1-Wire器件进行可靠通信的时间参数-In case no dedicated bus host (such as DS2480B, DS2482), the micro
  3. 所属分类:software engineering

    • 发布日期:2017-12-01
    • 文件大小:52141
    • 提供者:LI
  1. Querying-and-Mining-of-TS

    0下载:
  2. 在时序数据的查询与数据挖掘中,有多种压缩方法,在该文中作者系统的比较了这些方法的优劣,对使用者非常有价值!-Querying and Mining of Time Series Data: Experimental Comparison of Representations and Distance Measures
  3. 所属分类:software engineering

    • 发布日期:2017-11-16
    • 文件大小:470853
    • 提供者:刘凯
  1. apca_indexing.pdf

    0下载:
  2. 在时序数据相似新查询中,一种基本的操作是要对数据进行压缩,针对时序数据有很多种数据压缩方法,本文提出了一种在局部数据自适应压缩的方法,从而在不降低精度的前提下有效降低了存储空间的要求。-Locally Adaptive Dimensionality Reduction for Indexing Large Time Series Databases
  3. 所属分类:software engineering

    • 发布日期:2017-11-21
    • 文件大小:255996
    • 提供者:刘凯
  1. verilog-uart

    1下载:
  2. UART(Universal Asynchronous Receiver Transmitter,通用异步收发器)是广泛使用的异步串行数据通信协议。下面首先介绍UART硬件接口及电平转换电路,分析UART的传输时序并利用Verilog HDL语言进行建模与仿真,最后通过开发板与PC相连进行RS-232通信来测试UART收发器的正确性。-UART (Universal Asynchronous Receiver Transmitter, Universal Asynchronous Receive
  3. 所属分类:Software Testing

    • 发布日期:2016-11-15
    • 文件大小:117760
    • 提供者:李科
  1. 时序数据MK突变点检验

    0下载:
  2. 可针对时序数据进行MK突变点检验,并在MATLAB中自动出图,亲测可以运行。
  3. 所属分类:编程文档

« 12 »
搜珍网 www.dssz.com