搜索资源列表
dsp_TMSC320c30
- 在本设计中,我们利用模块化设计方法研制成功一个由超大规模集成电路 组成的高速数字信号处理系统,该系统以TMS320C30为CPU, TMS320C30的突出 的优点是:能进行浮点运算和60ns的指令周期,所以能更有效的完成各种处理 算法,该系统可以将高速采集的数据经过处理存入PC机,同时也可将数据输出。 该系统具有如下功能: 1、高速数据运算能力TMS320C30指令周期为60ns,每秒执行3300 万次浮点运算,具有单周期双数据读取能力,保证了高速数据处理.
UCOSII-VC
- 《嵌入式实时操作系统uC/OS-II》这本书已经安排了大量篇幅来专门讲解uC/OS-II的移植:第13章移植uC/OS-II,第14章uC/OS-II在80x86上的移植,第15章uC/OS-II在带有硬件浮点运算单元的80x86上的移植。所以本文只是重点讲解移植到VC下和其他处理器上的不同地方,更详细的介绍读者可以参考《嵌入式实时操作系统uC/OS-II》这本书。和所有其他的移植一样,本文所做的移植也只需要修改uC/OS-II处理器相关代码,一共包括3个文件:OS_CPU.H,OS_CPU_A
浮点算法研究
- 浮点算法研究----详细讲解浮点运算的基本原理,可以作为了解学习浮点算法的参考资料
80位浮点运算的编译实现与优化
- 关于80位浮点运算的编译实现与优化
iqmath基本使用方法
- 定点DSP2812作浮点运算时要用到IQMATH
stx_cookbook.zip
- Altera公司高端FPGA高级综合指导手册,包括:算术运算单元,浮点处理技巧,数据编码格式转换,视频处理,仲裁逻辑,多路选择,存储逻辑,计数器,通信逻辑,循环冗余校验,随机和伪随机函数,加密和同步等编码风格和技巧;,advanced synthesis cookbook for Altera high-end FPGA(Stratix),incuding coding style and design tricks for arithmetic,floating points oper
DSP
- 本书编制的实验项目包括“CCS基本操作”、“基本算术运算”、“定点DSP的小数运算和浮点运算”、“DSP混合编程及CCS进阶”四个验证性实验和“数字正弦振荡器的DSP实现”、“FIR数字滤波器的DSP实现”两个综合性实验,并在综合性实验中配备了相关的设计性思考题供学有余力者进行全开放式实验。-Experimental projects include the preparation of the book " CCS basic operation" , " basic
IQMathchinese
- ti公司TMS320C28X系列的IQMATH库为C/C++程序员收集了高度优化和准确的数学函数库并精确的在TMS320C28X芯片上将浮点算法 转换成固定点的运算代码,此文件为汉化版,为英文不好的技术人员提供了便利-ti company TMS320C28x series IQMATH library for C/C++ programmers to collect highly optimized and accurate mathematical function library an
kuhanshu
- 1)按当前流行的以 IBM PC 为主机的开发系统对汇编语言的规定,读者不必再进行修改,便可直接使用。 (2)对浮点运算子程序库进行了进一步的测试和优化,对十进制浮点数和二进制浮点数的相互转换子程序进行了彻底改写,提高了运算精度和可靠性。 (3)新增添了若干个浮点子程序(传送、比较、清零、判零等),使编写数据处理程序的工作变得更简单直观。 在使用说明中开列了最主要的几项:标号、入口条件、出口信息、影响资源、堆栈需求,各项目的意义请参阅《单片机应用程序设计技术》第六章 6.3.7
FLOAT
- 介绍关于FPGA的浮点加法器运算单元设计-Information on floating-point FPGA-adder cell design computing
DesignofFloatingPointCalculatorBasedonFPGA
- 给出系统的整体框架设计和各模块的实现,包括芯片的选择、各模块之间的时序以及控制、每个运算模块详细的工作原理和算法设计流程;通过VHDL语言编程来实现浮点数的加减、乘除和开方等基本运算功能;在Xilinx ISE环境下,对系统的主要模块进行开发设计及功能仿真,验证 了基于FPGA的浮点运算。 -The overall framework of system design and realization of each module which contain selection of ch
DIR39
- TI最新单片高性能DSP内核,内核以高性能TIC64X+体系架构为主体,结合浮点运算指令,频率达到1GHZ,同时支持定点和浮点运算-TI latest single high-performance DSP cores, high-performance TIC64X+ core architecture as the main body, combined floating-point instructions, frequency reached 1GHZ, supports fixed p
51
- 51单片机的定点和浮点运算子程序以及特殊功能寄存器和汇编指令的详细列表-51 single-chip fixed-point and floating-point operations subroutine, and a detailed list of the special function registers and assembly instructions
STM32F4xx_DSP_StdPeriph_Lib_V1.0.0
- stm32F104x CORTEX-M4内核 浮点运算 测试DPS的例程-stm32F104x CORTEX-M4 core floating-point arithmetic test DPS routines
Cortex_M3-core-float
- Cortex—M3内核浮点型运算的研究与实现-Research and Implementation of the Cortex-M3 core floating point operations
cPP-Calculator
- (1)具备整型数据、浮点型数据的算术(加、减、乘、除)运算功能。依次输入第一个运算数、运算符(+,-,*,/)、第二个运算数,然后输出结果。结果可以作为下一个运算的第一运算数。按‘C’清屏,按‘R’返回 菜单。 例如:输入:2 + 5 输出:7 (2)实现单运算符表达式计算的功能。输入的操作数可以包含整数或浮点数。输入表达式如下: 例如:输入:2+5 输出:7-(1) with integer data, floating point
IQmath-library-DSP-algorithm
- 基于TI公司提供的IQmath库实现定点DSP芯片2812上将进行精确地浮点运算-IQmath DSP2812
GPU-Calculation
- 在传统结构中,由于各级处理的运算单元数量是事先决定的,因此,在负载发生变化的情况下,固定的运算单元数目会成为阻碍系统整体处理能力提高的瓶颈。统一渲染结构的出现使得在以浮点运算为中心的通用处理中也可以使用GPU。采用这种结构后,GPU运算单元可在每次处理时读入指令和数据,使其通用性得到了提高。因而,可以说GPU提高了计算机的浮点运算指令的执行速度。-GPU Calculation
Fixed-point-and-floating-point
- 主要是DSP嵌入式开发的基础定点运算和浮点运算的讲解。-DSP embedded development mainly to explain the basis of fixed-point and floating-point arithmetic operations.
main
- 程序包含大量的浮点运算,可对开发板进行运算能力测试(The program contains a lot of floating-point operations, which can test the operation ability of the development board.)