CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 文档资料 软件工程 搜索资源 - FPGA 通信

搜索资源列表

  1. FPGA_DDS

    1下载:
  2. 基于FPGA+DDS的MSK数字调制源设计 通信中的DDS技术应用-FPGA + DDS MSK modulation source design communication of DDS technology
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:115646
    • 提供者:liujl
  1. up_261128143F5F01A9

    0下载:
  2. 为解决直接序列扩频系统的数字收发机中初始频率的捕获问题,提出了一种通过DFT变换,在频域 上进行抛物插值运算的频偏估计的算法。该算法可适应低信噪比、宽频率偏移范围的恶劣通信环境和突发的通信 模式,且算法复杂度较低。该算法已在FPGA 中实现。
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:63731
    • 提供者:赵平
  1. QPSK

    0下载:
  2. 该文介绍了各种信息技术中信息的传输及通信起着支撑作用,而对于信息的传输,数字通信 已成为重要手段。该文根据当今现代通信技术的发展,对QPSK信号的调制解调问题进行了分析, 并给出了用美国ELANIX公司的动态系统设计、仿真和分析软件System View 进行系统仿真的具体 设置,分析了仿真结果,并提出了用FPGA 技术实现这种系统的详细方法。
  3. 所属分类:软件工程

    • 发布日期:2014-01-18
    • 文件大小:379605
    • 提供者:子羽
  1. IGLOO_Icicle_LCPS_SS.rar

    0下载:
  2. Actel 的高速USB接口下载版电路原理图。USB2.0+FPGA。想做个所USB接口通信的可以参考。,Actel IGLOO_Icicle scematics.
  3. 所属分类:Project Design

    • 发布日期:2017-03-30
    • 文件大小:47436
    • 提供者:ali
  1. stx_cookbook.zip

    1下载:
  2. Altera公司高端FPGA高级综合指导手册,包括:算术运算单元,浮点处理技巧,数据编码格式转换,视频处理,仲裁逻辑,多路选择,存储逻辑,计数器,通信逻辑,循环冗余校验,随机和伪随机函数,加密和同步等编码风格和技巧;,advanced synthesis cookbook for Altera high-end FPGA(Stratix),incuding coding style and design tricks for arithmetic,floating points oper
  3. 所属分类:software engineering

    • 发布日期:2017-03-27
    • 文件大小:962193
    • 提供者:刘易
  1. DDDC

    0下载:
  2. 采用FPGA中的Verilog编程语言实现无线通信中数字上变频的功能-Using the FPGA Verilog programming language on the conversion of digital wireless communication function
  3. 所属分类:software engineering

    • 发布日期:2017-03-25
    • 文件大小:3203
    • 提供者:卫晓辉
  1. jiangx

    0下载:
  2. 基于FPGA的超高速FFT硬件实现蒙特卡洛仿真在移动通信中的应用研究等实现 -FPGA-based ultra-high-speed FFT hardware implementation of Monte Carlo simulation in mobile communication, such as applied research to achieve
  3. 所属分类:Project Design

    • 发布日期:2017-04-10
    • 文件大小:1468836
    • 提供者:nimaoqing
  1. sji

    0下载:
  2. 频率合成技术在现代电子技术中具有重要的地位。在通信、雷达和导航等设备中,它可以作为干扰信号发生器;在测试设备中,可作为标准信号源,因此频率合成器被人们称为许多电子系统的“心脏”。直接数字频率合成(DDS——Digital Direct Frequency Synthesis)技术是一种全新的频率合成方法,是频率合成技术的一次革命。本文主要分析了DDS的基本原理及其输出频谱特点,并采用VHDL语言在FPGA上实现。对于DDS的输出频谱,一个较大的缺点是:输出杂散较大。针对这一缺点本文使用了两个方法
  3. 所属分类:Project Design

    • 发布日期:2017-03-26
    • 文件大小:961592
    • 提供者:番薯军
  1. FPGA

    0下载:
  2. 为了满足科研与实验需要,提出并实现了一种以FPGA和高速D/A为核心,其结构简单,控制灵活,信号质量高的多功能信号源生成系统。该信号源生成系统能够实时产生中心频率在30~130 MHz的各种雷达、通信、导航和白噪声等信号,且产生的各种信号频率、幅度、相位和其他参数均可控。信号源作为基带信号单元配以混频模块,可实现在任意频段的信号。另外,该信号源还可以作为一个通用平台,通过FPGA内部程序的更新来实现其他复杂信号。-This paper presents and makes a multi-fun
  3. 所属分类:Project Design

    • 发布日期:2017-04-01
    • 文件大小:330538
    • 提供者:将建
  1. jifenlvboqi

    0下载:
  2. 为了解决软件无线电通信系统中频采样之后的极大数据量在基带处理部分对DSP计算的压力,常采用多速率处理技术.多速率处理过程中需要使用积分梳状滤波器、半带滤波器和高阶FIR滤波器.在分析了积分梳状滤波器的结构和特性的基础上,阐述了多级CIC滤波器一种高效的FPGA实现方法,该方法的正确性和可行性通过Quartus Ⅱ的时序仿真分析得以验证,实际中可以推广应用.-In order to solve software-defined radio communications system after I
  3. 所属分类:Project Design

    • 发布日期:2017-04-03
    • 文件大小:179939
    • 提供者:王楚宏
  1. FPGA0

    0下载:
  2. FPGA的单片机多机串行通信网络。本文提及的大尺寸数码管动态驱动和保护电路-FPGA-MCU Multi-machine serial communications network. Mentioned in this large size digital tube dynamic drive and protection circuits
  3. 所属分类:Project Design

    • 发布日期:2017-04-01
    • 文件大小:214866
    • 提供者:shyxp
  1. desginacrossclockfield

    0下载:
  2. FPGA设计时,常遇到多个时钟一起工作的情况, 这时就要考虑时钟域的问题,以及不同时钟域间的通信.此文详细介绍了跨时钟设计的相关问题.-FPGA design, often encounter a number of clock to work together, when we must consider the clock domains, as well as communication between different clock domains. This article det
  3. 所属分类:Project Design

    • 发布日期:2017-04-04
    • 文件大小:477379
    • 提供者:李唐
  1. fjq4

    0下载:
  2. 光纤通信以其损耗低、高带宽、抗电磁干扰、保密性好等优点越来越多地应用在视频通信中[1~ 5 ]. 针对 光纤综合业务传输平台, 本文提出了一种将三路视频信息复用为一路视频信息的数字复接器的硬件电路 设计. 提高了传输容量和传输效率, 达到抗干扰、抗噪声的能力, 从而改善了传输平台的环境适应性及工作 性能. 该复接器硬件电路的设计采用EDA 技术, 以FPGA 器件为载体, 使用VHDL 硬件描述语言进行电路-Optical fiber communication with its l
  3. 所属分类:software engineering

    • 发布日期:2017-04-05
    • 文件大小:326117
    • 提供者:renxiang
  1. FPGA_RS232

    0下载:
  2. 为增加系统稳定性,减小电路板面积,提出一种基于FPGA的异步串行口IP核设计。该设计使用VHDL硬件描述语言时接收和发送模块在Xilinx ISE环境下设计与仿真。最后在FPGA上嵌入UART IP核实现电路的异步串行通信功能。该IP核具有模块化、兼容性和可配置性,可根据需要实现功能的升级、扩充和裁减。-In order to increase system stability, reduce board space, presents a FPGA-based asynchronous ser
  3. 所属分类:Project Design

    • 发布日期:2017-03-30
    • 文件大小:214924
    • 提供者:jalon
  1. FPGA_UART

    0下载:
  2. 介绍了UART的基本特点,提出了一种UART收发器的FPGA实现方法,实现了FPGA与其他数字系统的直接通信,测试结果表明用该UART模块实现的串行通信高速、稳定、可靠.-Describes the basic characteristics of UART presents a UART transceiver FPGA implementations to achieve the FPGA and other digital systems, direct communication, te
  3. 所属分类:Project Design

    • 发布日期:2017-04-05
    • 文件大小:220453
    • 提供者:jalon
  1. ThedesignofUniversalAsynchronousReceiverTransmitte

    0下载:
  2. 本课题所设计的UART支持标准的RS.232C传输协议,主要设计有发送模块、接收模块、线路控制与中断仲裁模块、Modem控制模块以及两个独立的数据缓冲区FIFO模块。该模块具有可变的波特率、数据帧长度以及奇偶校验方式,还有多种中断源、中断优先级、较强的抗干扰数据接收能力以及芯片内部自诊断的能力,模块内分开的接收和发送数据缓冲寄存器能实现全双工通信。除此之外最重要的是利用口模块复用技术设计数据缓冲区FIFO,采用两种可选择的数据缓冲模式。这样既可以应用于高速的数据传输环境,也能适合低速的数据传输场
  3. 所属分类:Project Design

    • 发布日期:2017-05-17
    • 文件大小:5073351
    • 提供者:mabeibei
  1. RAKE_FPGA

    0下载:
  2. RAKE技术与CDMA系统相结合,能够带来系统容量和通信质量的极大提 高。根据军事通信中对设备便携性及低功耗的特殊要求,本文研究了一种便携式 基站的收发系统,重点研究了其中的RAKE接收部分。给出了系统的发送方案和 接收方案,对接收机部分所涉及的关键技术和算法,包括数字下变频技术、匹配相关技术、多径搜索技术、信道估计技术、解调及多径合并技术进行了较为详细的分析和说明。在此基础上,运用VHDL语言进行了硬件平台上FPGA部分的功能实现,并对整个系统进行了调试,给出了一些相关的仿真及测试
  3. 所属分类:Project Design

    • 发布日期:2016-11-16
    • 文件大小:2499932
    • 提供者:徐进
  1. FPGA

    0下载:
  2. 基于FPGA的数字通信系统帧同步电路设计-FPGA-based digital communication system frame synchronization circuit design
  3. 所属分类:Project Design

    • 发布日期:2017-11-20
    • 文件大小:314008
    • 提供者:kang
  1. FPGA-USB-interface

    0下载:
  2. 利用FPGA实现USB接口通信,系统讲述了整个系统的实现过程和关键技术-Implementation of the USB interface communication by using FPGA, the system tells the implementation process and the key techniques of the system
  3. 所属分类:Project Design

    • 发布日期:2017-11-11
    • 文件大小:2562668
    • 提供者:joy
  1. FPGA-AFC-Phase-tracking

    0下载:
  2. 本论文主要研究并设计实现了扩频通信接收系统的跟踪模块,接收系统主要由数字下变频、数字匹配滤波器、差分解调、自动频率跟踪处理等模块组成。-This paper mostly introduces and implementes the receiving system, the receiver unit mainly consisted of the digital down converter, matched filter, differential demodulator, output
  3. 所属分类:Project Design

    • 发布日期:2017-04-23
    • 文件大小:402128
    • 提供者:gao xiangfeng
« 12 »
搜珍网 www.dssz.com