CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - 锁相环

搜索资源列表

  1. xiangweiji

    0下载:
  2. 锁相环路是一种能够跟踪输入信号相位的闭环自动控制系统。随着信息科学和电子技术的迅速发展,锁相环路在电子技术的各个领域得到了广泛的应用。-PLL is able to track the input signal phase of the closed-loop automatic control system. With the information science and electronic technology is developing rapidly, PLL at various
  3. 所属分类:Document

    • 发布日期:2017-04-13
    • 文件大小:1761
    • 提供者:hellen
  1. Costa_sss

    1下载:
  2. 科斯塔斯环 有助于载波同步的研究 锁相 载频3.563MHz,初始频率3.5628MHz 绘图显示具体的循环锁相过程 绘图显示相位变化-Costas reference for carrier synchronization fc0=3.563MHz,fc=3.5628Mhz show the process of synchronzation and phase change with figure.
  3. 所属分类:Windows Kernel

    • 发布日期:2017-03-27
    • 文件大小:1130
    • 提供者:张欣蕊
  1. ppl

    0下载:
  2. 锁相电路是相位锁定环(Phase Locked Loop)的简称,主要由鉴相器、环路滤波、压控振荡器成 。主要是要掌握LabVIEW图形化编程特点,-PLL circuit is phase-locked loop (Phase Locked Loop) for short, mainly by the phase detector, loop filter, VCO into. Mainly to grasp the features of LabVIEW graphical programm
  3. 所属分类:software engineering

    • 发布日期:2017-03-26
    • 文件大小:19629
    • 提供者:生活的
  1. brpyicit

    0下载:
  2. 实现同步时采用锁相环,锁相环实现的原理,及源代码,()
  3. 所属分类:串口编程

    • 发布日期:2018-05-03
    • 文件大小:109568
    • 提供者:AVjoywy$695750
  1. QNEJ46

    0下载:
  2. 锁相环的基本原理,设计结构,及实现过程介绍()
  3. 所属分类:android开发

    • 发布日期:2018-05-03
    • 文件大小:1659904
    • 提供者:ndjhf%266181
  1. PLL

    0下载:
  2. 本次的设计主要任务是学会调用锁相环 IP 核,并对其进行仿真, 具体要求如下:(1)熟练掌握调用锁相环 IP 核的详细步骤。将 50M 的时钟分成 20MHz 和 100MHz 两个时钟(2)对锁相环进行仿真,验证 调用的锁相环的正确性。(The main task of this design is to learn to call the phase-locked loop IP core.)
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2018-05-04
    • 文件大小:218112
    • 提供者:小猪仔521
  1. shuankuifadianjibingwang

    1下载:
  2. 风力发电 双馈发电机 并网 仿真 策略 电流滞环控制 锁相环(matlab DFIG dianliu fangzhen suoxianghuan zhihuan)
  3. 所属分类:其他

    • 发布日期:2020-04-03
    • 文件大小:20480
    • 提供者:yanlt023
  1. threelevelsvpwm

    5下载:
  2. 此三电平SVPWM Matlab/simulink仿真模型可是硬菜哦,包含正负序分解算法、DDSRF锁相环算法、SVPWM三电平调制算法 良心满满的(It's 3't the 3't's the SVPWM Matlab/simulink, is is the the first-first-initionalmethod, the DDSRFlock, the SVPWM3 of the model method.)
  3. 所属分类:其他

    • 发布日期:2020-01-08
    • 文件大小:35840
    • 提供者:dream1802
  1. ADF4351 (2)

    1下载:
  2. stm32 f407基于adf4351的锁相环程序(Stm32 f407 phase-locked loop program based on adf4351)
  3. 所属分类:单片机开发

    • 发布日期:2020-04-19
    • 文件大小:9267200
    • 提供者:xxxzzzcccvvv
  1. PMSM_SMO_dq

    3下载:
  2. 离散型永磁同步电机滑模控制,采用锁相环实现角度估算,角度误差低,效果好。(PMSM_SMO_PLL,test is good.)
  3. 所属分类:matlab例程

    • 发布日期:2020-12-29
    • 文件大小:468992
    • 提供者:r_AnTs
  1. TFT驱动显示

    0下载:
  2. 有verilog 编程语言,分为三个模块,包括pll锁相环,dispaly,以及driver模块
  3. 所属分类:VHDL编程

  1. SVPWM三电平matlab仿模型

    2下载:
  2. matlab仿真模型,包含正负序分解算法、DDSRF锁相环算法、SVPWM三电平调制算法.
  3. 所属分类:其它程序

    • 发布日期:2019-07-29
    • 文件大小:30872
    • 提供者:zxx810@sina.com
  1. TI三相太阳能逆变器

    3下载:
  2. 三相太阳能逆变器 锁相环 mppt spwm逆变程序(Three phase solar inverter)
  3. 所属分类:其他

    • 发布日期:2020-11-12
    • 文件大小:14909440
    • 提供者:qin qiong
  1. DSP直通程序

    1下载:
  2. 该程序用于Analog Device 公司ADSP-21489 DSP的仿真,从数据的读入到数据的读出的完整过程。其中包含锁相环PLL、编解码器AD1939的使用等。
  3. 所属分类:DSP编程

  1. lc72131收音控制

    2下载:
  2. 通过单片机控制锁相环LC72131,可以配合LA1837,la1836,LA1830等收音IC进行自动收台
  3. 所属分类:Audio

  1. DPWM

    1下载:
  2. 用Verilog实现数字脉宽调制模块,主要模块有锁相环、计数器、多路选择器(The digital pulse width modulation module is realized by Verilog. The main modules are PLL, counter and multiplexer)
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2020-09-29
    • 文件大小:500736
    • 提供者:lw1997
  1. CS5218设计资料 CS5218最新说明书 CS5218芯片

    0下载:
  2. Capstone CS5218是一款单端口HDMI/DVI 电平移位器/中继器,具有重新定时功能。它支持交流和直流耦合 TMDS 信号高达 3.0-Gbps 的操作与可编程均衡和抖动清洗。它包括 2 路双模 DP 电缆适配器寄存器,可用于识别电缆适配器的功能。抖动清除 PLL 可以更好地满足更高数据速率的 HDMI 抖动合规性。设备的操作和配置可以通过引脚设置或 I2C 总线来实现。自动关机和静噪以提供灵活的电源管理 1. 特点总则 符合高达 3.0Gbps 的 HDMI 1.4b 规格
  3. 所属分类:其他嵌入式/单片机内容

    • 发布日期:2021-07-19
    • 文件大小:268338
    • 提供者:TEL13699758578
  1. AG1F1 现场可编程微控制器

    0下载:
  2. FP-MCU系列是Agate Logic独创的现场可编程微控制器 芯片套件。该系列产品将微控制器硬核(MCU)和现场 可编程逻辑门阵列(FPGA)融合在一起,为用户提供了 一个全新的可编程、可配置的嵌入式应用开发系统。 FP-MCU 系列芯片是微控制器和 FPGA 的完美结合。 AG1F1 内嵌了高性能 8051 微控制器硬核,FPGA 功能强 大,而且拥有稳定的存储器模块和锁相环时钟控制模块, 因此与 ASIC 和 FPGA 相比,AG1F1 能够为设计者提供
  3. 所属分类:其它程序

  1. WM8731

    0下载:
  2. 本书为WM8731音频解码芯片的详细资料,首先WM8731是WOLFSON公司推出的一款功能强大具有集成耳机驱动器的低功耗立体声编解码芯片,它支持16-32 位的数字音频输入字长和8kHz~ 96kHz 的采样率,同时WM8731集成一个片上时钟发生器,不需要独立的锁相环或者晶振处理。WM8731带有音频输入、麦克风输入和耳机输出功能,并且还拥有音量调节功能。
  3. 所属分类:其它文档

  1. FPGA等精度频率计

    0下载:
  2. 先预置一个闸门信号,将该闸门信号作为D触发器的输入端,将被测信号作为D触发器的时钟,当闸门信号有效的时候(即从0到1的时候),在被测信号的上升沿来临的时候,闸门信号被送到D触发器的Q端口。D触发器的Q端口分别连接两个计数器,一个计数器对基准时钟计数(板子上的50M时钟或者用锁相环倍频后的高速时钟),另一个计数器对被测信号计数。当闸门信号有效被送到Q端口的时候,使能这两个计数器进行计数,当基准时钟计数到1s的时候,闸门信号拉低,无效(产生时间宽度为1s的闸门),计算这1s的时间内,被测信号计数了多
  3. 所属分类:VHDL编程

« 1 2 ... 44 45 46 47 48 4950 »
搜珍网 www.dssz.com