CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 其它 书籍源码

文件名称:XiaYuWen_8_RISC_CPU

  • 所属分类:
  • 标签属性:
  • 上传时间:
    2012-11-16
  • 文件大小:
    84.68kb
  • 已下载:
    2次
  • 提 供 者:
  • 相关连接:
  • 下载说明:
    别用迅雷下载,失败请重下,重下不扣分!

介绍说明--下载内容来自于网络,使用问题请自行百度

夏宇闻8位RISC_CPU的完整代码+TESTBENCH(已调试)

modelsim工程文件,包括书中所测试的三个程序和相关数据,绝对可用~所有信号名均遵从原书。在论坛中没有找到testbench的,只有一个mcu的代码,但很多和书中的是不一样的,自己改了下下~`````大家多多支持啊~`我觉得书中也还是有些不尽如人意的地方,如clk_gen.v中clk2,clk4是没有用的,assign clk1=~clk再用clk1的negedge clk1来触发各个module也是不太好的,会使时序恶化,综合时很可能会setup vio的,所以觉得直接用clk的上升沿来触发各个module比较好-XIA Yu-Wen 8 RISC_CPU complete code+ TESTBENCH (has debug) modelsim project documents, including the book by the three test procedures and related data, the absolute available ~ all signals were found in compliance with the original name. Not found in the forums Testbench, and there is only one mcu code, but many and the book is not the same as he changed a lot of support under the U.S. ~````` ah ~ `I think the book is still some uncertainty unsatisfactory places, such as clk_gen.v in clk2, clk4 is of no use, assign clk1 = ~ clk reuse CLK1 of negedge clk1 to trigger module is not all good, cause the deterioration of timing, synthesis is likely to setup vio, therefore, feel that the direct use of the rising edge of clk to trigger each module is better
(系统自动生成,下载前可以参看下载内容)

下载文件列表

RISC_CPU/accum.v
RISC_CPU/addr_decode.v
RISC_CPU/adr.v
RISC_CPU/alu.v
RISC_CPU/clk_gen.v
RISC_CPU/counter.v
RISC_CPU/machine.v
RISC_CPU/RISC_CPU.mpf
RISC_CPU/ram.v
RISC_CPU/register.v
RISC_CPU/rom.v
RISC_CPU/work/_info
RISC_CPU/work/_temp/vlog7mxye6
RISC_CPU/work/_temp/vlogk61xv9
RISC_CPU/work/_temp/vlogsq16vn
RISC_CPU/work/_temp/vlog3qabr0
RISC_CPU/work/_temp
RISC_CPU/work/_vmake
RISC_CPU/work/clk_gen/_primary.vhd
RISC_CPU/work/clk_gen/verilog.asm
RISC_CPU/work/clk_gen/_primary.dbs
RISC_CPU/work/clk_gen/_primary.dat
RISC_CPU/work/clk_gen
RISC_CPU/work/register/_primary.vhd
RISC_CPU/work/register/verilog.asm
RISC_CPU/work/register/_primary.dbs
RISC_CPU/work/register/_primary.dat
RISC_CPU/work/register
RISC_CPU/work/accum/_primary.vhd
RISC_CPU/work/accum/verilog.asm
RISC_CPU/work/accum/_primary.dbs
RISC_CPU/work/accum/_primary.dat
RISC_CPU/work/accum
RISC_CPU/work/adr/_primary.vhd
RISC_CPU/work/adr/verilog.asm
RISC_CPU/work/adr/_primary.dbs
RISC_CPU/work/adr/_primary.dat
RISC_CPU/work/adr
RISC_CPU/work/counter/_primary.vhd
RISC_CPU/work/counter/verilog.asm
RISC_CPU/work/counter/_primary.dbs
RISC_CPU/work/counter/_primary.dat
RISC_CPU/work/counter
RISC_CPU/work/alu/_primary.vhd
RISC_CPU/work/alu/verilog.asm
RISC_CPU/work/alu/_primary.dbs
RISC_CPU/work/alu/_primary.dat
RISC_CPU/work/alu
RISC_CPU/work/datactl/_primary.vhd
RISC_CPU/work/datactl/verilog.asm
RISC_CPU/work/datactl/_primary.dbs
RISC_CPU/work/datactl/_primary.dat
RISC_CPU/work/datactl
RISC_CPU/work/machinectl/_primary.vhd
RISC_CPU/work/machinectl/verilog.asm
RISC_CPU/work/machinectl/_primary.dbs
RISC_CPU/work/machinectl/_primary.dat
RISC_CPU/work/machinectl
RISC_CPU/work/machine/_primary.vhd
RISC_CPU/work/machine/verilog.asm
RISC_CPU/work/machine/_primary.dbs
RISC_CPU/work/machine/_primary.dat
RISC_CPU/work/machine
RISC_CPU/work/cpu/_primary.vhd
RISC_CPU/work/cpu/verilog.asm
RISC_CPU/work/cpu/_primary.dbs
RISC_CPU/work/cpu/_primary.dat
RISC_CPU/work/cpu
RISC_CPU/work/rom/_primary.vhd
RISC_CPU/work/rom/verilog.asm
RISC_CPU/work/rom/_primary.dbs
RISC_CPU/work/rom/_primary.dat
RISC_CPU/work/rom
RISC_CPU/work/ram/_primary.vhd
RISC_CPU/work/ram/verilog.asm
RISC_CPU/work/ram/_primary.dbs
RISC_CPU/work/ram/_primary.dat
RISC_CPU/work/ram
RISC_CPU/work/addr_decode/_primary.vhd
RISC_CPU/work/addr_decode/verilog.asm
RISC_CPU/work/addr_decode/_primary.dbs
RISC_CPU/work/addr_decode/_primary.dat
RISC_CPU/work/addr_decode
RISC_CPU/work/cputop/_primary.vhd
RISC_CPU/work/cputop/verilog.asm
RISC_CPU/work/cputop/_primary.dbs
RISC_CPU/work/cputop/_primary.dat
RISC_CPU/work/cputop
RISC_CPU/work
RISC_CPU/RISC_CPU.cr.mti
RISC_CPU/clk_gen.v.bak
RISC_CPU/register.v.bak
RISC_CPU/accum.v.bak
RISC_CPU/datactl.v
RISC_CPU/datactl.v.bak
RISC_CPU/adr.v.bak
RISC_CPU/counter.v.bak
RISC_CPU/machinectl.v
RISC_CPU/machinectl.v.bak
RISC_CPU/machine.v.bak
RISC_CPU/addr_decode.v.bak
RISC_CPU/ram.v.bak
RISC_CPU/rom.v.bak
RISC_CPU/cpu.v
RISC_CPU/cpu.v.bak
RISC_CPU/cputop.v
RISC_CPU/cputop.v.bak
RISC_CPU/test1_pro.txt
RISC_CPU/test1_dat.txt
RISC_CPU/test2_pro.txt
RISC_CPU/test2_dat.txt
RISC_CPU/test3_pro.txt
RISC_CPU/test3_dat.txt
RISC_CPU/vsim.wlf
RISC_CPU

相关说明

  • 本站资源为会员上传分享交流与学习,如有侵犯您的权益,请联系我们删除.
  • 搜珍网是交换下载平台,只提供交流渠道,下载内容来自于网络,除下载问题外,其它问题请自行百度。更多...
  • 本站已设置防盗链,请勿用迅雷、QQ旋风等下载软件下载资源,下载后用WinRAR最新版进行解压.
  • 如果您发现内容无法下载,请稍后再次尝试;或换浏览器;或者到消费记录里找到下载记录反馈给我们.
  • 下载后发现下载的内容跟说明不相乎,请到消费记录里找到下载记录反馈给我们,经确认后退回积分.
  • 如下载前有疑问,可以通过点击"提供者"的名字,查看对方的联系方式,联系对方咨询.

相关评论

暂无评论内容.

发表评论

*快速评论: 推荐 一般 有密码 和说明不符 不是源码或资料 文件不全 不能解压 纯粹是垃圾
*内  容:
*验 证 码:
搜珍网 www.dssz.com