CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - 信号发生

搜索资源列表

  1. Untitled

    4下载:
  2. 光孤子传输特性模拟 在光纤通信中,光脉冲信号在光纤中传输的过程中会受到色散、损耗和非线性等作用的影响而不断地发生演化和畸变。脉冲演化的规律遵循非线性薛定谔方程(NLSE)。由于NSLE 在一般情况下无法求得它的解析解,因此通常需采要用数值方法来求解,最终归结于求解归一化的NLSE。本文使用了分步傅里叶方法对归一化NLSE 进行了求解,并模拟了输入为一到三阶双曲正割光脉冲条件下光脉冲传输演变情况。-soliton In optical fiber communications, the optic
  3. 所属分类:Other systems

    • 发布日期:2014-05-04
    • 文件大小:384591
    • 提供者:heidian
  1. 视频信息处理

    0下载:
  2. 首先,外界光照射像素阵列,发生光电效应,在像素单元内产生相应的电荷。行选择逻辑单元根据需要,选通相应的行像素单元。行像素单元内的图像信号通过各自所在列的信号总线传输到对应的模拟信号处理单元以及A/D转换器,转换成数字图像信号输出。其中的行选择逻辑单元可以对像素阵列逐行扫描也可隔行扫描。
  3. 所属分类:文档资料

  1. FPGAzigzag

    0下载:
  2. 三角波发生器,VHDL语言描述,通过信号分频等实现波形发生,已经在示波器上验证了,效果不过。-Triangular wave generator, VHDL language descr iption, such as through the realization of the signal waveform frequency has been verified on an oscilloscope, the effect, however.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-07
    • 文件大小:46648
    • 提供者:math
  1. countingsync

    0下载:
  2. 如题,计数型信号量用于任务间同步,二进制信号量适用于任务间同步,但是如果事件发生过快,可能导致数据丢失。但是使用计数型信号量就可以就决这个问题-Such as title, Counting Semaphore for inter-task synchronization, a binary semaphore for inter-task synchronization, but if the incident took place too quickly, may lead to data
  3. 所属分类:Windows Develop

    • 发布日期:2017-04-11
    • 文件大小:1270
    • 提供者:dujiguang
  1. sjcj

    0下载:
  2. 通过ADC0809对模拟信号进行采样,然后将转换好的8位数据迅速转存到FPGA内部存储器中,同时增加一个锯齿波发生电路,扫描时钟与地址发生时钟一致。由此完成一个示波器功能!-Through ADC0809 carried out on the analog signal sampling, and then a good 8-bit data conversion转存到rapid internal FPGA memory, at the same time increase the occurr
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:712006
    • 提供者:江俊
  1. milixingzhuangtaiji

    0下载:
  2. 米立型状态机的输出变化要提前一个周期,即一旦输入信号或状态发生变化,输出信号立刻发生变化。-M-li-type state machine to advance the output changes in a cycle, that is, once the input signal or status change, the output signal of immediate change.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-11
    • 文件大小:967
    • 提供者:孙超
  1. bp

    3下载:
  2. 用于信号检测,主要对输油管道产生的压力信号和流量信号进行辨识,进而判断管道是否发生泄露。-For signal detection, the main pressure on the pipeline flow of signals and signal recognition, and thus to determine whether pipeline leak happened.
  3. 所属分类:matlab

    • 发布日期:2014-09-07
    • 文件大小:549
    • 提供者:张美玲
  1. dds

    1下载:
  2. matlab下实现的DDS发生器,可观察其发生信号的波形,频谱。 运行前请先输入 global theta theta=0 -matlab implementation of the DDS generator, may happen to observe the signal waveform, spectrum. Please enter a pre-operational global theta theta = 0
  3. 所属分类:Communication

    • 发布日期:2017-04-07
    • 文件大小:9933
    • 提供者:yanli
  1. rrrr

    0下载:
  2. 旋转云台 搭载物体旋转 正常运转有效载重>5kg 云台直径50cm 电机最小角度精度<2° 拍摄360°时间<1分钟 被拍摄物体在拍摄前后不应发生位移 供电电源交流220V 步进电机 带动云台按规定角度旋转 单片机控制电路 使用计算机信号控制电机旋转,返回运行状态由电脑显示,使用串口或USB,提供PC端控件供VC或VB调用,以便程序控制 外壳 容纳控制板和电机,包含幕布和摄像头支架 结实耐用,整机重量小于5kg 摄像头支架可固定摄像头或数
  3. 所属分类:Windows Develop

    • 发布日期:2017-05-23
    • 文件大小:7354051
    • 提供者:羊希
  1. paper

    0下载:
  2. uwl多径衰落信道的分集技术当信道于深度衰落时(信道对传输于其中的信号衰减比较大时),接收端的判决信息会出现错误,分集技术就是为了减小此类错误的发生。分集技术的思想是提供给接收机同一信号经过几个独立路径到达的几个信号。-uwl multipath fading channel sub-set of technical
  3. 所属分类:File Formats

    • 发布日期:2017-05-10
    • 文件大小:2262587
    • 提供者:李冉
  1. demo_11_3

    0下载:
  2. 基于AVR单片机捕捉功能实现高精度的周期测量.原理就是将被测信号作为ICP1的输入,被测信号的上升(下降)沿作为输入捕捉的触发信号.捕捉事件发生的时间印记由硬件自动 同步复制到ICR1中,因此所得到的周期值是非常精确的. -AVR-based single-chip implementation capture high-precision measurement of the cycle. The principle is the measured signal as the inpu
  3. 所属分类:SCM

    • 发布日期:2017-04-16
    • 文件大小:34906
    • 提供者:zhangyifei
  1. manchester-code

    0下载:
  2. 曼彻斯特编码技术用电压的变化表示0和1。规定在每个码元中间发生跳变。高→ 低的跳变表示0,低→ 高的跳变表示为1。每个码元中间都要发生跳变,接收端可将此变化提取出来作为同步信号,使接收端的时钟与发送设备的时钟保持一致-Manchester coding techniques that use voltage changes in 0 and 1. Provisions in the middle of each symbol hopping happen. High → low hopping
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-24
    • 文件大小:90811
    • 提供者:魏伟
  1. Adetectingsystemofstatorwedgesinlargegeneratorbase

    0下载:
  2. 大型发电机定子槽楔发生松动会导致定子线棒在电磁力的作用下产生电磁振动,从而加剧定子线 棒绝缘的机械磨损及槽内放电引起的绝缘腐蚀,直接威胁着大型发电机的安全运行。通过对大电机的2种 不同固定结构槽楔的松动过程进行研究,获取槽楔受迫振动条件下的声音及位移特性来综合判断槽楔的松 动程度,并在此振动特性的理论模型及实验基础上,开发了基于DSP数字信号处理的大型发电机槽楔松动 检测系统,能够快速准确地检测槽楔的松动性。在电厂现场实测验证了本槽楔松动检测系统的有效性-:Stator bars
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-04-06
    • 文件大小:609701
    • 提供者:mabeibei
  1. qda

    1下载:
  2. 三路智力竞赛抢答器,利用VHDL设计抢答器的各个模块,并使用EDA 工具对各模块进行仿真验证。智力竞赛抢答器的设计分为四个模块:鉴别锁存模块;答题计时模块;抢答计分模块以及扫描显示模块。把各个模块整合后,通过电路的输入输出对应关系连接起来。设计成一个有如下功能的抢答器: (1)具有第一抢答信号的鉴别锁存功能。在主持人发出抢答指令后,若有参赛者按抢答器按钮,则该组指示灯亮,数码管显示出抢答者的组别。同时电路处于自锁状态,使其他组的抢答器按钮不起作用。 (2)具有计分功能。在初始状态时,主持
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-17
    • 文件大小:234821
    • 提供者:menglj
  1. 123

    0下载:
  2. 本系统实现接收并响应传感器传来的信号,通过与上位机发生串口通信,从而让上位机播响应并放相位的视频、语音资料。可用于展览馆,动物园等需要解说的地方,-The realization of the system to receive and respond to signals from sensors, occurred with the host computer serial communication, so that PC and put the phase in response to
  3. 所属分类:Other systems

    • 发布日期:2017-04-10
    • 文件大小:602
    • 提供者:kwgkwg
  1. daima

    0下载:
  2. 用VHDL语言设计一个8位加法器: 在八位加法器代码一中:加法器是由两个4位二进制加法器U1和U2组成的8位加法器逻辑电路,其中U1用来装载8位加法器中两个加数的低4位,而U2则用来装载高4位。在设计4位加法器时,定义输入信号量CIN、A、B以及输出信号量S、Cout。定义信号量SINT/AA/BB,将加数A和0并置后赋给AA,加数B和0并置后赋给BB,形成5位二进制数,这是为在做加法时发生溢出所做的处理,然后将加数AA与BB以及进位Cin相加赋给SINT,并将SINT的低4位赋给加数和S输
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2016-01-26
    • 文件大小:8994
    • 提供者:SAM
  1. Logic

    0下载:
  2. 本设计采用嵌入式操作系统以及CPLD实现了对8路逻辑信号的发生、采集、触发、显示等功能-FPGA/CPLD
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-04-24
    • 文件大小:116643
    • 提供者:cgsljl
  1. manchester_encoding

    0下载:
  2. 用电压的变化表示0和1.规定在每个码元中间发生跳变.高→ 低的跳变表示0,低→ 高的跳变表示为1,也就是用01表示0,用10表示1.每个码元中间都要发生跳变,接收端可将此变化提取出来作为同步信号,使接收端的时钟与发送设备的时钟保持一致.-With the voltage changes that have 0 and 1. Provides that each code element transitions occurring in the middle. High to low transi
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-11
    • 文件大小:1118
    • 提供者:xp
  1. FFT_with_nosie

    0下载:
  2. 提供一个供分析的 信号 手机发送垃圾可发生了飞可是老大解放 -it i s v er y i mp ort a nt m a t l a b s o u r c e
  3. 所属分类:ADO-ODBC

    • 发布日期:2017-04-08
    • 文件大小:2224
    • 提供者:zp
  1. asias_dds

    0下载:
  2. 一个简易的信号源,具有多种波形发生功能还有扫频,调制,频率计等相关功能-My project is on Direct Digital Synthesiser using Verilog HDL.This project is doing by me on july 2009 in summer training at NIT Kurukshetra, India. This DDS system generate the square wave, Triangular wave,Sine wa
  3. 所属分类:Compress-Decompress algrithms

    • 发布日期:2017-03-27
    • 文件大小:31857
    • 提供者:david
« 1 2 ... 9 10 11 12 13 1415 16 17 18 19 ... 25 »
搜珍网 www.dssz.com