搜索资源列表
multi
- 乘法器的实现,两种方法,调用IPcore及手动编写,基于ISE软件下的VHDL语言实现-Multiplier realization of the two methods, called IPcore and manually prepared, based on the ISE software to achieve the VHDL language
correlator
- 代码主要说明了乘积检波器的vhdl描述,同时压缩包中还附带的与之相关的rom,mul4*4乘法器的vhdl描述。 用quartus2软件即可打开使用。-Code shows the main detectors of vhdl product descr iptions, at the same time compressed package also comes with associated rom, mul4* 4 multiplier vhdl descr iption. Quart
Booth_Multiplier
- 布斯乘法器,适用于VHDL语言操作,对于初学者或是深入的人都适宜-Booth Multiplier
VHDLmultiplier
- 利用VHDL设计乘法器4乘4 利用VHDL设计乘法器4乘4-VHDL design using 4 × 4 multiplier
Muliterfovhdl
- 基于vhdl硬件描述语言的快速乘法器设计-Muilter for vhdl
cic_bf
- vhdl编写的梳妆滤波器和蝶形运算的算法。蝶形计算通过调用fpga内部的乘法器实现。-dressing prepared vhdl butterfly filters and computing algorithms. Butterfly calculation by calling the multiplier to achieve within the fpga.
lunwen
- 潘明海 刘英哲 于维双 (论文) 中文摘要: 本文讨论了一种可在FPGA上实现的FFT结构。该结构采用基于流水线结构和快速并行乘法器的蝶形处理器。乘法器采用改进的Booth算法,简化了部分积符号扩展,使用Wallace树结构和4-2压缩器对部分积归约。以8点复点FFT为实例设计相应的控制电路。使用VHDL语言完成设计,并综合到FPGA中。从综合的结果看该结构可在XC4025E-2上以52MHz的时钟高速运行。在此基础上易于扩展为大点数FFT运算结构。 -Pan Mingha
100vhdl_project
- 熟悉VHDL语言的小程序和.pdf文档,例如:乘法器、比较器和交通等设计等100个小例子,非常适合初学者。-Familiar with the VHDL language, applets and. Pdf documents, such as: multiplier, comparator and transportation design 100 small example, very suitable for beginners.
mult
- 用硬件语言VHDL进行编写乘法器,经过仿真,结果正确-VHDL language used to write hardware multiplier, through the simulation result is correct
alu
- 描述乘法器,组成原理vhdl实现一位乘法器程序代码-Describe the multiplier, the composition principle to achieve a multiplier vhdl code
Multiplier
- 基于VHDL语言,实现串并乘法器设计主程序-Based on the VHDL language, to achieve the main program string and Multiplier Design
lab_text
- EDA考试的五种题目编程,其中包括五人表决器,抢答器,乘法器,自动售货机等, 编译环境为ISE,程序语言VHDL-eda text ise vhdl
yibuqingling
- VHDL verilog 乘法器异步清零-VHDL verilog multiplier Asynchronous Clear
songer
- 根据给出的乘法器逻辑原理图及其各模块的VHDL描述,学习利用数控分频器设计硬件乐曲演奏电路-According to the logic given multiplier module schematic and its VHDL descr iption, learning to use the numerical design of the hardware musical performances divider circuit
mult
- 应用硬件描述语言VHDL实现简单的乘法器设计,好用-Application of Hardware Descr iption Language VHDL multiplier to achieve a simple design, easy to use
example
- 我FPGA开发板的程序!!!包括数、码管iic、VGA、乘法器、串口。加法器、比较器、状态机等等等了,主要是VHDL的也有部分好似Verilog的。参考下吧-verilog...vga..uart...add...etc..
chengfaqi
- 乘法器 靠移位实现,其中包括一些创新的思想,把vhdl和c语言的区别区分开来-Multiplier achieved by displacement, including some innovative thinking, and c to vhdl language to distinguish the difference between
mul88
- vhdl语言编写的8X8的乘法器,可运行-vhdl language of the 8X8 of the multiplier, can be run
chengfa
- 可编程器件已有很久的发展历史了,其功能之卓越和成熟已经令当今的电子工程师们赞叹不已,除了它体积小、容量大、I/O口丰富、易编程和加密等优点外,更突出的特点是其芯片的在系统可编程技术。四位乘法器程序,VHDL语言,仿真图形 开发-four process
Crossover
- 分频器的设计,包含普通分频器和占空比为50 的奇数分频 ;4位乘法器的VHDL程序;-Crossover design, including general divider and the duty cycle of 50 of the odd frequency 4-bit multiplier VHDL procedures