CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - altera dsp

搜索资源列表

  1. schem_P06_10217R_03_StratixII_

    0下载:
  2. altera 公司 FPGA开发板原理图,核心芯片是stratix ii(主要用于DSP开发),Company altera schematic FPGA development board, the core chip is stratix ii (mainly used for DSP development)
  3. 所属分类:Project Design

    • 发布日期:2017-04-01
    • 文件大小:523449
    • 提供者:汪翔
  1. dds.rar

    0下载:
  2. 这是用ALTERA里的DSP BUILDER里做的DDS模块,可以在EP1C20400里下载并通过SIGNAL TAP进行在线测试。,It is used inside the DSP BUILDER where ALTERA do DDS module, you can download a EP1C20400 through SIGNAL TAP-line testing.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-10
    • 文件大小:2191101
    • 提供者:ningning
  1. DSP_Builder_sinwave

    0下载:
  2. 用DSP Builder在Altera EP2C8Q208C8上搭建信号发生器-DSP Builder used to build on the Altera EP2C8Q208C8 signal generator
  3. 所属分类:DSP program

    • 发布日期:2017-03-30
    • 文件大小:813694
    • 提供者:乐生
  1. FA161-SCH

    1下载:
  2. 联华众科FPGA开发板FA161核心器件为 Altera Cyclone系列FPGA EP1C6,FA161板载有SDRAM,SRAM,FLASH方便制作各种应用,开发板所带资料中包括了上位机与开发板USB通信,上位机与开发板以太网通信,上位机与开发板串口通信例程。FA161板载有USB 1.1,USB 2.0(CY7C68013A)接口,以太网接口(RTL8019AS)。FA161上可以进行HDL程序开发,可以进行nios ii程序开发,可以结合MATLAB制作DSP Builder应用。FA
  3. 所属分类:ARM-PowerPC-ColdFire-MIPS

    • 发布日期:2017-09-18
    • 文件大小:2085888
    • 提供者:qchwu
  1. fpga2dsp

    0下载:
  2. Altera Stratix II FPGA与TS201 DSP通过链路口通信的程序-Altera Stratix II FPGA and TS201 DSP through a chain junction communication procedures
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-21
    • 文件大小:6531305
    • 提供者:路永轲
  1. bus1

    0下载:
  2. DSP TS201总线通信程序,与Altera Stratix II FPGA-DSP TS201 bus communication procedures, and the Altera Stratix II FPGA
  3. 所属分类:assembly language

    • 发布日期:2017-04-04
    • 文件大小:14874
    • 提供者:路永轲
  1. fpga_ver

    0下载:
  2. Altera StratixII FPGA与DSP TS201实现总线通信的程序,Verilog实现-Altera StratixII FPGA and DSP TS201 implement the bus communication procedures, Verilog realization
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2014-09-10
    • 文件大小:8059904
    • 提供者:路永轲
  1. The-Phase-Locked-Demodulation-

    0下载:
  2. 利用Altera公司推出的FPGA开发工具DSP Builder,对锁相解调算法中的主要部件:数控振荡器(NCO)、计算反正切的CORDIC模块和FIR低通滤波器进行了单独设计和仿真,最终完成了锁相解调系统的整体设计。-Designed and simulated major components of phase-locking Demodulation Algorithm independently, including: Number Controlled Oscillator(NCO)、
  3. 所属分类:Project Design

    • 发布日期:2017-05-11
    • 文件大小:2209353
    • 提供者:张强
  1. DE2devboard_audio_examples_DSPBv81

    0下载:
  2. dsp BUILDER EXAMPLE ON ALTERA DE2 BOARD
  3. 所属分类:DSP program

  1. FPGA_phase-shift

    0下载:
  2. 本文介绍基于FPGA和DDFS技术,应用Altera公司的FPGA开发工具DSP Builder设计数字移相信号发生器,该数字移相信号发生器的频率、相位、幅度均可预置,分辨率高,精确可调。-This paper introduces FPGA and DDFS technology based on FPGA development tools DSP Builder design of digital phase shift signal generator using Altera, fre
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-04
    • 文件大小:494177
    • 提供者:周能斌
« 1 2»
搜珍网 www.dssz.com