搜索资源列表
JFFS2_manul
- 详细讲解了JFFS2的内部数据结构和核心管理结构。以及在FLASH存储器上具体实现方法。-JFFS2 detailed account of the internal data structure and core management structure. Flash memory and on the specific method.
TMS320C6000EMIFtoExternalFlashMemoryspra568a
- TMS320C6000 EMIF to External Flash Memory-spra568a-TMS320C6000 EMIF to External Flash Memory - spra568a
FlashCard1
- 1.闪存卡(Flash Card )资料收集总结之一(详细版本)-1. Flash memory card (Flash Card) summed up one of the data collection (detailed version)
FlashCard2
- 1.闪存卡(Flash Card )资料收集总结之二(详细版本)-1. Flash memory card (Flash Card) Aggregate data collection bis (detailed version)
89S256
- AT89C51是一种带4K字节闪烁可编程可擦除只读存储器(FPEROM—Falsh Programmable and Erasable Read Only Memory)的低电压,高性能CMOS8位微处理器,俗称单片机。该器件采用ATMEL高密度非易失存储器制造技术制造,与工业标准的MCS-51指令集和输出管脚相兼容。由于将多功能8位CPU和闪烁存储器组合在单个芯片中,ATMEL的AT89C51是一种高效微控制器,为很多嵌入式控制系统提供了一种灵活性高且价廉的方案。-AT89C51 is a k
TMS320F20x(24x)DSP
- TMS320F20x(24x) DSP嵌入式闪存技术指导-TMS320F20x (24x) DSP embedded flash memory technology guide
AT89C51SND1A
- AT89C51SND1A与闪速存储器的接口技术.rar-Design between AT89C51SND1A and the Flash Memory Interface Technology. Rar
AT89S52yuanlitu
- AT89S52原理图AT89S52是一种低功耗、高性能CMOS8位微控制器,具有8K 在系统可编程 Flash 存储器。使用 Atmel 公司高密度非 易失性存储器技术制造,与工业 80C51 产品指令和引脚完全兼容。片上Flash允许程序储器在系统可编程,亦适于常规编程器。在单芯片上,拥有灵巧的 8 位 CPU 和在系统可编程Flash,使得 AT89S52为众多嵌入式控制应用系统提供高灵活、超有效的解决方案。 -AT89S52 AT89S52 diagram is a low-power
SPCE061Agongjiaobaozhanxitong
- SPCE061A是凌阳科技的一款16位微控制器,内嵌32K的闪存(FLASH)。SPCE061A为语音产品而集成了ADC,DAC,AGC等,较高的处理速度使u’nSP能够非常容易快速地处理复杂的数字信号,司机数字语音应用领域的一种最经济选择。 SPCE061A精简开发版-------61板配有在线调试功能;结合集成开发环境不需外界任何仿真,调试器即可以完成在线编程,仿真,调试,功能。 本方案直接使用SPCE061A精简开发板,利用SPCE061A的语音处理功能,以及强大的处理能力,很容易
2006424105228
- 本方案主要介绍了利用凌阳SPCE061A精简开发板作为控制核心,外扩64M三星NAND Flash存储器,利用SPLC501液晶显示模组显示的简易语音电子书的设计方案。该电子书不仅可以使读者看书,而且可以听书,利用我们的SPCE061A的语音功能开发出一个\"趣味书屋\"。 -The program introduces the use of Sunplus SPCE061A streamline the development board as a core control, 64 M e
NAND256R3A_VE1
- 256Mbits (x8) 528 Bytes Page, NAND Flash Memory Verilog HDL Model User Manual -256Mbits (x8) 528 Bytes Page, NAND Flash Memory Verilog HDL Model User Manual
cnstl101
- 介绍了一个以单片机DS80C320为控制器的点阵LED显示屏控制系统。该系统采用RS-232/RS-485通信标准,通过DS80C320的串行接口接收PC机的控制命令及显示数据,经处理后控制LED显示屏的扫描显示。该系统采用了一种新型的大容量闪速存储器29F040作为数据存储器。本文中给出了该控制系统的软硬件设计要点。-introduced a microcontroller DS80C320 controller for the lattice LED display control syst
cnstl201
- 介绍了一个以单片机DS80C320为控制器的点阵LED显示屏控制系统。该系统采用RS-232/RS-485通信标准,通过DS80C320的串行接口接收PC机的控制命令及显示数据,经处理后控制LED显示屏的扫描显示。该系统采用了一种新型的大容量闪速存储器29F040作为数据存储器。本文中给出了该控制系统的软硬件设计要点。-introduced a microcontroller DS80C320 controller for the lattice LED display control syst
cnstl280
- 介绍了一个以单片机DS80C320为控制器的点阵LED显示屏控制系统。该系统采用RS-232/RS-485通信标准,通过DS80C320的串行接口接收PC机的控制命令及显示数据,经处理后控制LED显示屏的扫描显示。该系统采用了一种新型的大容量闪速存储器29F040作为数据存储器。本文中给出了该控制系统的软硬件设计要点。-introduced a microcontroller DS80C320 controller for the lattice LED display control syst
cnstl501
- 介绍了一个以单片机DS80C320为控制器的点阵LED显示屏控制系统。该系统采用RS-232/RS-485通信标准,通过DS80C320的串行接口接收PC机的控制命令及显示数据,经处理后控制LED显示屏的扫描显示。该系统采用了一种新型的大容量闪速存储器29F040作为数据存储器。本文中给出了该控制系统的软硬件设计要点。-introduced a microcontroller DS80C320 controller for the lattice LED display control syst
cnstl950
- 介绍了一个以单片机DS80C320为控制器的点阵LED显示屏控制系统。该系统采用RS-232/RS-485通信标准,通过DS80C320的串行接口接收PC机的控制命令及显示数据,经处理后控制LED显示屏的扫描显示。该系统采用了一种新型的大容量闪速存储器29F040作为数据存储器。本文中给出了该控制系统的软硬件设计要点。-introduced a microcontroller DS80C320 controller for the lattice LED display control syst
cnstl913
- 介绍了一个以单片机DS80C320为控制器的点阵LED显示屏控制系统。该系统采用RS-232/RS-485通信标准,通过DS80C320的串行接口接收PC机的控制命令及显示数据,经处理后控制LED显示屏的扫描显示。该系统采用了一种新型的大容量闪速存储器29F040作为数据存储器。本文中给出了该控制系统的软硬件设计要点。-introduced a microcontroller DS80C320 controller for the lattice LED display control syst
cnstl261
- 介绍了一个以单片机DS80C320为控制器的点阵LED显示屏控制系统。该系统采用RS-232/RS-485通信标准,通过DS80C320的串行接口接收PC机的控制命令及显示数据,经处理后控制LED显示屏的扫描显示。该系统采用了一种新型的大容量闪速存储器29F040作为数据存储器。本文中给出了该控制系统的软硬件设计要点。-introduced a microcontroller DS80C320 controller for the lattice LED display control syst
kfs_1_0_1_release
- kfs嵌入式文件系统1.0.1release版 作者:Eagle 来源:http://www.embseek.com 由embseek开发,专门针对小容量的EEPROM和FLASH等存储器,应用于无操作系统的嵌入式系统中。实现了类似于标准文件操作的接口。压缩包内有在pc下使用ram调试的示例代码。 1.0.1release版本更新内容 修改文件系统初始化api,使用开始地址和结束地址作为参数 修正了文件创建api,添加文件打开模式开关 修正文件碎片管
leon3-altera-ep2s60-ddr
- This leon3 design is tailored to the Altera NiosII Startix2 Development board, with 16-bit DDR SDRAM and 2 Mbyte of SSRAM. As of this time, the DDR interface only works up to 120 MHz. At 130, DDR data can be read but not written. NOT