搜索资源列表
FLASH_WRITE_of_MSP430
- This program first erases flash seg C, then it increments all values in seg C, then it erases seg D, then copies seg C to seg D. Seg C @ 1040h Seg D @ 1000h The EEI bit is set for the Flash Erase Cycles. This does allow the Timer_A Interrupt
M95M02-master
- C++实现的M95M02 SPI FLASH芯片的操作封装,能够很好的用到自己的程序中,无需修改(C++ M95M02 SPI FLASH chip operation package, can be very good use of their own procedures, without modification)
Vector_CCP
- Vector的CCP协议源代码实现的样例和文档。(File CCP.ZIP: CCP Driver Sourcecode: CCP.C CCP 2.1 Driver ANSI-C Source CCP.H CCP 2.1 Driver Include File CCPPAR.H Include File for customizing CCP.C Documentation: DOC\ CCP21.PDF ASAM CCP 2.
ambkbyi
- SPI FLASH test program C language source code
4588934
- SYD8801,芯片内部 flash _24K空间 C source code(SYD8801, internal flash chip _24K space C source code)
利用宏晶科技的IAP单片机开发自己的ISP程序
- 随着 IAP(In-Application-Programming)技术在单片机领域的不断发展, 给 应 用 系 统 程 序 代 码 升 级 带 来 了 极 大 的 方 便 。 宏 晶 科 技 的 串 口 ISP (In-System-Programming)程序就是使用 IAP 功能来对用户的程序进行在线 升级的,但是出于对用户代码的安全着想,底层代码和上层应用程序都没有 开源,为此宏晶科技推出了 IAP 系列单片机,即整颗 MCU 的 Flash 空间,用 户均可在自己的程序中进行
EFM8BB2_FLASH
- 对flash的操作实例,软件擦出,读和写flash(This program tests all the functions available in EFM8BB2_FlashPrimitives.c // and EFM8BB2_FlashUtils.c. It uses a test data array to mimic the changes // made to the flash and test for correctness. While the test is run
stm32f10x_flash
- STM32 Flash Library C-Source File
yaffs2-HEAD-e57244d.tar
- YAFFS2文件系统广泛用于嵌入式设备中,对NAND Flash有较好的支持,其虽然主要应用于Linux系统内,但由于为纯C语言代码实现,具有非常好的可移植性,因此也可以移植到其他操作系统下使用。 该源码包为YAFFS2的e57244d版本,分享共大家使用。(The YAFFS/YAFFS2 file system is widely used in embedded devices, has a good support to NAND Flash, although it is mainl
products
- 您需要上传5个高质量的源码或编程资料才能开通您的帐号(This guide is intended to introduce you to HI-TECH C for PIC10/12/16 MCUs and its use in the Microchip MPLAB IDE. Code will be produced for the Microchip PICDEM 2 PLUS demo board, running a PIC16F877A MCU device. Programmin
simHT32F52342_52352v130
- HT32F52342/HT32F52352 产品规格书 带 ARM? CortexTM-M0+ 内核以及 1 MSPS ADC、USART、UART、SPI、I2C、I2S、MCTM、GPTM、 BFTM、SCI、CRC、RTC、WDT、PDMA、EBI 和 USB 2.0 FS 高达 128KB Flash 和 16KB SRAM 的 Holtek 32-Bit 单片机(HT32F52342/HT32F52352 product specification It has ARM, Cort
MyBS83B08C
- 用C实现,触模按键功能,5个按键,6个灯,有触模灯闪(With C, touch mode button function, 5 buttons, 6 lights, touch mode light flash)
philips 32pfl 3008h12
- memory dump philips tv, chassis vestel 17MB95S-1, VES315WNDB-01
MX25L1605A_17MB95S-1_U10_TOSHIBA_22L1333B
- memory dump toshiba tv, chassis vestel 17MB95S-1
Cheap_Flash_FS(普通版)(SPI_Flash版)--嵌入式SPI_FLASH文件系统免费源码,请下载
- Cheap_Flash_FS(普通版)(SPI_Flash版)--嵌入式SPI_FLASH文件系统免费源码,请下载 本代码通过仿真了一个华邦SPI_FLASH的功能,仿真了一个SPI_FLASH的4K sector erase和256 bytes page program 和read data(512 byte)的华帮SPI_FLASH(型号W25Q128BV 16MB) 向上层提供一个扇区读写的转换驱动接口函数. 支持SPI_FLASH片上预分配功能(就是擦一次,写多个扇区的功能)
基于32单片机的电压检测装置
- 1. 基本功能:基本实现了附件2要求的功能,因为TFT-LCD引脚损坏,故用OLED代替,开发板没有配套24C02,所以使用flash模拟EEPROM,对参数K进行掉电保护。 2. 增加功能: a.按键个数增加1个,多了一个用于时间调整,可以让时间减小。 b.可以通过串口修改实时时间,在屏幕1下,用串口助手输入指令。 c.可以通过串口更新电压上报时间,在屏幕2下,用串口助手输入指令。 d.往串口助手输入:?,即可以获得串口指令提示。更多信息见实验工程下“ReadMe”文件。
HC32L136
- 资料包含华大单片机HC32L136系列全套例程,定时器、spi、液晶屏驱动、flash、dma等C语言文件(The data includes a complete set of routines of hc32l136 series of MCU, C language files such as timer, SPI, LCD driver, flash, DMA, etc)
瑞奇达CS5265 CS5265TYPEC to HDMI 4K60HZ转换方案 CS5265中文规格书
- 1简介 Capstone CS5265是一款高性能Type-C/DP1.4至HDMI2.0b转换器,设计用于将USBtype c源或DP1.4源连接至HDMI2.0b接收器。CS5265AN集成了DP1.4兼容接收机和HDMI2.0b兼容发射机。此外,CC控制器还用于CC通信,以实现DP Alt模式。 DP接口包括4条主通道、辅助通道和HPD信号。接收器支持每通道最大5.4Gbps(HBR2)数据速率。DP接收机结合了HDCP1.4和HDCP2.3内容保护方案具有嵌入式密钥,用于数字
CS5267芯片资料 CS5267扩展坞芯片 CS5267芯片说明书
- Capstone CS5267是一款高性能Type-C/DP1.4至HDMI2.0b转换器,设计用于将USBType-C源或DP1.4源连接至HDMI2.0b接收器。CS5267集成了一个兼容DP1.4的接收器HDMI2.0b兼容发射机。此外,还包括两个CC控制器,用于CC通信,以实现DP Alt模式和功率传输功能,一个用于上游Type-C端口,另一个用于下游端口。 DP接口包括4条主通道、辅助通道和HPD信号。接收器支持每通道最大5.4Gbps(HBR2)数据速率。DP接收机结合了HDCP1
CS5269瑞奇达|TYPEC转HDMI带PD3.0快充芯片规格书|CS5269中文说明书
- 一、CS5269介绍 Capstone CS5269是一款高性能Type-C/DP1.4至HDMI2.0b和VGA转换器,设计用于USB Type-C源或DP1.4源连接到HDMI2.0b接收器。CS5269集成了DP1.4兼容接收机、兼容HDMI2.0b的发射机和VGA输出接口。另外,两个CC控制器包括CC通信,以实现DPAlt模式和PD传输功能,一个用于上游Type-C端口和另一个用于下游端口。 DP接口包括4条主通道、辅助通道和HPD信号。最高支持5.4Gbps(HBR2)的数据速率。