CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - frequency control

搜索资源列表

  1. frequency_code

    0下载:
  2. 数字频率计 1 模块设计思想 2 学会信号分频 3 计数控制(为源代码文档 + 实验环境下的代码) -Digital frequency meter a modular design ideas 2 Institute of Signal Frequency Control of three counts
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-06
    • 文件大小:216775
    • 提供者:chenkan
  1. swrc131a

    0下载:
  2. 面向射频 (RF)遥控领域的最新标准化ZigBee RF4CE 规范完整网络协议开发实例-For radio frequency (RF) remote control on the latest standardized ZigBee RF4CE standard network protocols a complete development example
  3. 所属分类:TCP/IP Stack

    • 发布日期:2017-05-28
    • 文件大小:10763292
    • 提供者:RYUUYI
  1. control-system-correction

    0下载:
  2. 在控制系统中,由于某些系统不能直接实现所期望的性能,因此需要用系统校正的方法使其具有所期望的性能。本程序是基于频域法的串联校正,分为超前校正和滞后校正。-In the control system, because some systems can not directly achieve the desired performance, requiring a systematic method of correction to have the desired performance. Th
  3. 所属分类:Other systems

    • 发布日期:2017-03-29
    • 文件大小:1785
    • 提供者:在风中伫立
  1. C8051F060_SPWM

    1下载:
  2. 基于C8051F060的SPWM波形产生程序。 使用程序预设的1024点sin波形产生,使用C8051F060内置的捕捉比较单元、采用专门的捕捉比较单元输出引脚。 提供SPWM波形频率控制、SPWM精度控制等功能-The SPWM waveform generator based on the C8051F060 program. To use the program default 1024 points sin waveform generator, use the C8051F
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2013-09-04
    • 文件大小:156863
    • 提供者:icemoon1987
  1. FPGA_AD

    1下载:
  2. 基于 Cyclone EP1C6240C8 FPGA的ADS2807接口程序,主要用来使用FPGA控制ADS2807的采集。 采用FPGA来模拟ADS2807的时序来实现控制功能。 提供采样频率控制、AD通道转换、采样数据缓存等功能。-Cyclone EP1C6240C8 FPGA-based interface program of the ADS2807, ADS2807 is mainly used to control the use of FPGA collection. AD
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:246908
    • 提供者:icemoon1987
  1. FPGA_ADDA

    0下载:
  2. 基于 Cyclone EP1C6240C8的ADS2807,DAC2902 测试程序。主要用来使用FPGA控制ADC采集和DAC的输出,从而达到高频率信号处理的功能。首先从ADC2807采集数据,然后送给DAC2902输出。 采用FPGA口线模拟ADC2807和DAC2902的时序来实现。 提供ADC采样频率控制、DAC输出频率控制、输出波形控制、ADC通道转换、DAC通道转换等功能。-Based on Cyclone EP1C6240C8 of the ADS2807, DAC2902
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-09
    • 文件大小:2019752
    • 提供者:icemoon1987
  1. Remote Control

    1下载:
  2. 红外线遥控控制继电器 MCU:STC89C52 ,晶体频率:11.0592MHz-Infrared Remote Control Relay MCU: STC89C52, the crystal frequency: 11.0592MHz
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2012-12-29
    • 文件大小:8493
    • 提供者:
  1. 83390078DDS

    0下载:
  2. DDS的工作原理是以数控振荡器的方式产生频率、相位可控制的正弦波。电路一般包括基准时钟、频率累加器、相位累加器、幅度/相位转换电路、D/A转换器和低通滤波器(LPF)。频率累加器对输入信号进行累加运算,产生频率控制数据X(frequency data或相位步进量)。相位累加器由N位全加器和N位累加寄存器级联而成,对代表频率的2进制码进行累加运算,是典型的反馈电路,产生累加结果Y。幅度/相位转换电路实质上是一个波形寄存器,以供查表使用。读出的数据送入D/A转换器和低通滤波器。-DDS works
  3. 所属分类:Embeded Linux

    • 发布日期:2017-04-17
    • 文件大小:43774
    • 提供者:394177191
  1. RFIDPractice

    0下载:
  2. 自己制作的射频卡门禁系统,原理图,单片机代码,说明-To produce their own radio-frequency card access control systems, schematics, microcontroller code, descr iption
  3. 所属分类:SCM

    • 发布日期:2017-05-12
    • 文件大小:2578898
    • 提供者:张雪雷
  1. 2-LINE-Intercom

    0下载:
  2. This project is used as an electronic private exchange. It has two telephones, which have the intercom facility, and they can be connected to the telephone line. All the functions are controlled by the 8-bit microcontroller AT89C2051 which has an Pro
  3. 所属分类:Other Embeded program

    • 发布日期:2017-03-31
    • 文件大小:47316
    • 提供者:Binu
  1. NetAudioVideo.v3.0

    0下载:
  2. 络音视频传输3.0 2006-06-23  TVideoCap-提供视频捕捉,预览的功能  TSendVideo-提供VFW模式下,可选系统压缩器进行传输的控件。  TRECVideo-和上面的控件是一对,用于接收。  TACMWaveOut-声音输出控件。  TACMWaveIn-声音输入控件。  TSendVideo_VIDX-Vidx压缩传输控件。  TRecXVID --接收vidx压缩初频的控件。  TVideoAdd1---
  3. 所属分类:Video Capture

    • 发布日期:2017-04-09
    • 文件大小:1488140
    • 提供者:刘斌
  1. AGCfrequency

    0下载:
  2. AGC系统频率控制方面的文献,值得借鉴。-AGC system frequency control literature, worth learning from.
  3. 所属分类:software engineering

    • 发布日期:2017-05-06
    • 文件大小:1447170
    • 提供者:樊博
  1. Waveformandrequency

    0下载:
  2. 基于51单片机的用鼠标控制波形及频率,并用液晶显示-Waveform and frequency control with the mouse
  3. 所属分类:SCM

    • 发布日期:2017-04-08
    • 文件大小:6895
    • 提供者:longhong
  1. pinlvji

    0下载:
  2. 测频控制信号发生器设计,防止可能产生的毛刺。这是老师给的实验程序,共享一下!-Design of frequency control signal generator, to prevent possible glitches. This is the teacher to the experimental procedures, share what!
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-27
    • 文件大小:5213
    • 提供者:黄顺涛
  1. jiyuDSPbianliuqi

    0下载:
  2. 介绍了基于DSP 的115 V/400 Hz 三相逆变电源的设计原理和设计方法,采用移相谐振控制技术和周波变流型 高频环节逆变技术,使整机开关最大程度地实现了软开关。实验结果表明,该逆变电源设计合理、可靠性高,并在小 型化、提高功率密度和可靠性方面,取得了很好的效果-Introduced DSP-based three-phase inverter power supply 115 V/400 Hz design principle and design method, using ph
  3. 所属分类:Project Design

    • 发布日期:2017-03-30
    • 文件大小:337632
    • 提供者:
  1. lab2

    0下载:
  2. ARM7的GPIO与频率控制,这个是我的第二个嵌入式实验,内容是ARM7的慢速GPIO以及芯片PLL控制,还有其他的,可以下哈-ARM7-GPIO and frequency control, this is my second embedded test, the content is slow ARM7 GPIO and chip PLL control, there are other, can, under Ha
  3. 所属分类:ARM-PowerPC-ColdFire-MIPS

    • 发布日期:2017-04-02
    • 文件大小:32409
    • 提供者:si
  1. lab2_2

    0下载:
  2. ARM7的频率控制,这个是我的第二个嵌入式实验,内容是ARM7的慢速GPIO以及芯片PLL控制,还有其他的,可以下哈-ARM7-frequency control, this is my second embedded test, the content is slow ARM7 GPIO and chip PLL control, there are other, can, under Ha
  3. 所属分类:ARM-PowerPC-ColdFire-MIPS

    • 发布日期:2017-04-04
    • 文件大小:45003
    • 提供者:si
  1. shuk

    0下载:
  2. 数控调频台控制器 26H-29H放显示小数位、个位、十位、百位BCD码数,24H-25H放频率控制数据(十六进制) -CNC controller 26H-29H FM show decimal places up, a bit, 10, 100 BCD code number, 24H-25H up frequency control data (hex)
  3. 所属分类:SCM

    • 发布日期:2017-03-31
    • 文件大小:5089
    • 提供者:王海峰
  1. Frequency-measurement

    0下载:
  2. 以50 Hz 周波为例介绍了用AT89C51 最小系统实现周波的频率计量及使用4 位液晶驱动芯片 ICM7211AM进行4 位液晶显示控制电路原理和控制程序。-To 50 Hz frequency, an example system implementation using AT89C51 minimum frequency of the frequency of measurement and the use of 4-bit LCD driver IC ICM7211AM for fo
  3. 所属分类:SCM

    • 发布日期:2017-03-28
    • 文件大小:86994
    • 提供者:黄岩
  1. DDS_100325(13)_success

    0下载:
  2. QUARTUS II环境下VHDL语言编写DDS程序,双数字信号输出,一为正弦波幅值输出,一正弦波差值信号。时钟2^21HZ,带24bits频率控制字。-QUARTUS II environment, VHDL language DDS program, two digital signal output, an amplitude for the sine wave output, a sine wave difference signal. Clock 2 ^ 21HZ, with 24bi
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-04
    • 文件大小:1087912
    • 提供者:骆东君
« 1 2 3 4 5 6 78 9 10 11 12 ... 50 »
搜珍网 www.dssz.com