搜索资源列表
AlteraQuartusI7.2
- Altera Quartus Ii 7.2 实用指南
TCL_Training
- Quartus II的TCL脚本的教程,对学Quartus非常有用。
Des2Sim
- 本文介绍了一个使用 VHDL 描述计数器的设计、综合、仿真的全过程,作为我这一段 时间自学 FPGA/CPLD 的总结,如果有什么不正确的地方,敬请各位不幸看到这篇文章的 大侠们指正,在此表示感谢。当然,这是一个非常简单的时序逻辑电路实例,主要是详细 描述了一些软件的使用方法。文章中涉及的软件有Synplicity 公司出品的Synplify Pro 7.7.1; Altera 公司出品的 Quartus II 4.2;Mentor Graphics 公司出品的 ModelSim
shuzilvbo
- 数字波形存储器VHDL源码,基于Quartus II开发。
Crack
- quartus ii 7.1 7.0crack
Quartus+II+++ModelSim+SE+++后仿真+++库文件.rar
- Mentor公司的ModelSim是业界最优秀的HDL语言仿真软件,它能提供友好的仿真环境,是业界唯一的单内核支持VHDL和Verilog混合仿真的仿真器。它采用直接优化的编译技术、Tcl/Tk技术、和单一内核仿真技术,编译仿真速度快,编译的代码与平台无关,便于保护IP核,个性化的图形界面和用户接口,为用户加快调错提供强有力的手段,是FPGA/ASIC设计的首选仿真软件。
通用非同步傳送接收器
- 使用 VERILOG 編程 UART 傳輸協定 ( 以一次4BYTE為例 ),環境為 QUARTUS II 9.0 ,附專案檔及模擬檔
多功能高精度信号发生器的设计
- 摘要:直接数字频率合成(DDS)是七十年代初提出的一种新的频率合技术,其数字结构满足了现代电子系统的许多要求,因而得到了迅速地发展。现场可编程门阵列器件(FPGA)的出现,改变了现代电子数字系统的设计方法,提出了一种全新的设计模式。本设计结合这两项技术,并利用单片机控制灵活的特点,开发了一种新的函数波形发生器。在实现过程中,本设计选用了Altera公司的EP1C6Q240C8芯片作为产生波形数据的主芯片,充分利用了该芯片的超大集成性和快速性。在控制芯片上选用了AT89C51单片机作为控制芯片。本
FPGA简易3-8译码器
- QUARTUS II实现的简易3 8译码器
十字路口交通灯控制器
- 十字路口交通灯控制器,是课程的结课设计报告,自己写的verilog语言,在quartus ii环境下仿真,具有参考意义。
verilog交通灯
- 文件实现了比较复杂的交通灯设计,在Quartus II中编译通过,波形正确
crack_QuartusII 10.1 SP1
- 在Quartus II 10.1 SP1上成功破解
DE2_SD_Card_Audio.DE2上SD卡的读写代码
- DE2上SD卡的读写代码,应用环境quartus ii,DE2 on SD card to read and write code
Verilog数字系统设计教程(第2版)
- Verilog数字系统设计教程(第2版)”这本书的思考题没有答案,要多做实验和仿真-• Source code of designs in chapters 1 to 8. • Chapter 8 designs include the SAYEH processor, its C Compiler, and its Sort program run files. • Several Designs, including SAYEH, that are programmed o
DE2_USB_API.rar
- 在ALTERA的DE2开发板上做的关于USB_API的例子,包括USB接口的初始化,驱动等。基于Quartus II,SOPC Builder, Nios II IDE 做的,有需要的可以参考一下,或者借用一下!写程序就是要多看别人的啊。,ALTERA development in the DE2 board to do on the USB_API examples, including the initialization of the USB interface, drivers and
FPGA_PWM_VHDL.rar
- FPGA_EP2C5T144C8电机控制PWM、QUARTUS II 工程文件,非文本文件!可以直接使用!,FPGA_EP2C5T144C8 motor control PWM, QUARTUS II project file, non-text files! Direct access to!
WriteDpAddr
- 写DPRAM状态机,Quartus -DPRAM write state machine, Quartus II
ReadDpram
- 读DPRAM状态机,Quartus -DPRAM read state machine, Quartus II
-VHDL
- 本报告分两部分: 1 由matlab计算FIR数字滤波器的滤波系数; 2 用VHDL语言设计逻辑电路,再通过QUARTUS II 软件,将各个模块的电路封装成期间,在顶层设计中通过连线,完成整个系统。 -FIR digital filters based on VHDL