当前位置:
首页 资源下载
搜索资源 - vhdl Signal generator
搜索资源列表
-
0下载:
基于cycloneII的信号发生器,产生正弦波、方波、三角波,人机界面十分友好,可方便地进行波形切换-CycloneII based on the signal generator to produce sine wave, square wave, triangle wave, a very friendly man-machine interface can be easily switched waveform
-
-
0下载:
本次实验,是在 SOPC开发平台上实现一个音频信号发生器,将音箱接到开发平台上的
音频接口,由六个按键控制音箱发出 do、re、mi、fa、so、la 等音调,同时,编写几段音乐,
通过键盘选择,利用开发平台来播放几段音乐。 -The experiment is SOPC development platform to achieve an audio signal generator, the speaker received a development platform for th
-
-
0下载:
标准正弦信号发生器,并且含有正弦表,对于新手有些帮助-Standard sinusoidal signal generator, and contain sinusoidal form, and some help for novice
-
-
0下载:
dds 正弦信号发生器步进100HZ 最高频率可达900kHZ 最低频率可大2.3Khz-dds signal generator sin
walingbeam 100HZ
-
-
0下载:
本文主要介绍的是采用直接数字频率合成的短波信号发生器,它主要以微电脑控制部分、直接数字频率合成(DDS)部分、数字锁相环频率合成部分、背光液晶显示部分、功率放大部分等组成。该软件系统采用菜单形式进行操作,操作方便明了,增加了很多功能。它通过启动DDS后,把内存缓存区的数据送到DDS后输出相应的频率,并把数据转换为BCD码,送到液晶显示器进行显示。该系统输出稳定度、精度极高,适用于当代的尖端的通信系统和精密的高精度仪器。-This paper describes the use of direct
-
-
0下载:
该文件包含基于VHDL的正弦信号发生器的设计源码-This file contains the VHDL-based design of sinusoidal signal generator source code
-
-
0下载:
能实现频率步进100hz的信号发生器,频率可调。100-20khz.-To achieve step-100hz frequency signal generator, frequency adjustable. 100-20khz.
-
-
0下载:
SVPWM信号发生器的VHDL实现,收费硕士论文,文章详细研究了SVPWM波的VHDL实现方法.-SVPWM signal generator of the VHDL implementation, charging master paper, the article detailed study of the SVPWM wave VHDL implementations.
-
-
0下载:
m序列信号发生器的设计,用于保密通信,和信息加密,属于流密码。-m sequence signal generator designed for confidential communications, and information encryption, part of stream ciphers.
-
-
0下载:
信号发生器课程设计论文,包含了源程序,设计步骤,及总体的框架
-Signal Generator curriculum design papers, including the source code, design steps, and the overall framework of the
-
-
0下载:
当年本科时的毕业设计,信号发生器和频率计-The time of the year undergraduate graduate design, signal generator and frequency counter
-
-
0下载:
基于ARM的信号发生器FPGA的VHDL程序,可以实现频率调节到10M-ARM-based FPGA-VHDL signal generator procedure, can achieve frequency adjustment to 10M
-
-
0下载:
VGA彩条信号发生器的设计。用到了RGB三基色来组成八种颜色构成彩条信号。-VGA color bar signal generator design. Use of the RGB three primary colors to form the eight kinds of colors of color bar signal.
-
-
0下载:
DDS介绍,FM信号发生器的设计!基于DDS技术的FM信号发生器的设计及其FPGA实现-DDS introduced, FM Signal Generator! FM signal based on DDS technology and FPGA Implementation Generator
-
-
0下载:
基于FPGA的DDS信号发生器产生VHDL源码及其测试激励文件的matlab模型,在modelsim下仿真通过-FPGA-based VHDL source DDS signal generator and the test stimulus file matlab model simulation in modelsim adopted under
-
-
0下载:
这个是我自己用VHDL语言写的两相数字信号发生器程序
D/A用的是DAC904-This is for my own use VHDL, written procedures for two-phase digital signal generator D/A using a DAC904
-
-
0下载:
此文件是正弦信号发生器实验的源码,这是老师的资料,对课堂很有帮助-This file is the sine signal generator with source code, it is the teacher of information helpful to the classroom
-
-
1下载:
QUARTUSS||环境下的简易正弦信号发生器的设计,VERILOG 代码,用到了嵌入式逻辑分析仪-QUARTUSS | | environment simple sinusoidal signal generator, VERILOG code, use the embedded logic analyzer
-
-
1下载:
4位数码扫描显示电路,我们控制一个七段LED需要8个输出端口;如果要输出四位十进制数,就需要32的输出端口,这将占用大量的端口资源。采用串行扫描显示,我们只需要8+4共12个端口即可。其原理是:用一个四位的输出端控制,某一时刻只选中其中的一个LED(输出为‘1’表示选中),八位的输出端将该LED所需要显示的值输出;然后四位的输出端值改变,选中下一个LED。这样依次类推。如果选择的频率很快,达到50Hz以上,由于人眼的视觉暂留效应,看起来就像4个LED同时显示。
设计一个程序,输入四个一位十
-
-
1下载:
本文件夹包含了16个VHDL 编程实例,仅供读者编程时学习参考。
一、四位可预置75MHz -BCD码(加/减)计数显示器(ADD-SUB)。
二、指示灯循环显示器(LED-CIRCLE)
三、七人表决器vote7
四、格雷码变换器graytobin
五、1位BCD码加法器bcdadder
六、四位全加器adder4
七、英语字母显示电路 alpher
八、74LS160计数器74ls160
九、可变步长加减计数器 multicount
十、可
-